PCB-Design-Regeln. Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera
|
|
- Cathrin Engel
- vor 7 Jahren
- Abrufe
Transkript
1 PCB-Design-Regeln Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera Es gibt keinen festgeschriebenen Weg wie Bauteile zu platzieren und deren Verbindungen zu entflechten sind. Aber es gibt PCB-Design-Regeln. Der Beitrag skizziert sieben gravierende Regelverstöße beim Leiterplatten- Design. Abblock-SMD-Kondensatoren im PCB- Design (Bild 1)(Bild: alpha-board) Eine kleine Besonderheit worauf Sie achten sollten gleich zu Beginn: Wenn Sie sich ein Leiterplatten-Layout in einem EDA-Tool wie Altium Designer anschauen, wird Ihnen viel verkehrt herum geschriebener Text auffallen. Sind Leiterplatten-Layouter alle kleine Mozarts, die gerne mit ihrer Fähigkeit prahlen, spiegelverkehrt schreiben zu können? Nicht ganz: Beim Layouten einer Leiterplatte schauen Sie immer von oben auf die Leiterplatte und durch alle Lagen hindurch, als wären sie transparent. So funktionieren alle Layout-Systeme. Höchstens aus Fertigungs- oder Testgründen werden Sie sich Ihre Leiterplatte von unten anschauen. Diese Durchblick-Methode führt dazu, dass Sie sich daran gewöhnen müssen, Text für die Unterseite gespiegelt zu sehen. Wir werden später noch sehen, warum das wichtig ist. Die Bauteil- und Netzliste liefert der Entwickler, der den Stromlaufplan der Schaltung entwirft. Mechanische Zwänge geben den Umriss und die Sperrflächen vor. Die eigentliche Arbeit des PCB-Designers beginnt also beim Platzieren der Bauteile. Dafür entwickelt jeder Leiterplatten-Designer seine eigene Methode. Sünde 1: Die falsche Lage der Puffer-/Abblock-Kondensatoren Es gibt keinen absolut richtigen Weg, um Bauteile zu platzieren oder die Verbindungen zu routen, aber es gibt Regeln, die man beachten muss. Wir zeigen Ihnen einige Designsünden, die Sie auf jeden Fall vermeiden sollten. Umschaltströme, vor allem in digitalen Schaltkreisen, erzeugen steilflankige Impulse,
2 die nichts in der Spannungsversorgungsleitung zu suchen haben. Darum verwendet man Abblock-Kondensatoren, bei denen man auf einen niedrigen resistiven Anteil (equivalent series resistance: ESR) und einen niedrigen induktiven Anteil (equivalent series inductive: ESI) achten muss. Darüber hinaus sollte der Kondensator direkt an den IC und inklusive Hin- und Rückleiter angeschlossen werden. Dafür sind SMD- Kondensatoren besser geeignet als bedrahtete, denn kleine Gehäuse sind besser als größere. Abblock-Kondensatoren dienen zur Stabilisierung der Versorgungsspannung (Herabsetzen der Impedanz im Bereich des Kondensators) und zum Unterdrücken von galvanischen Störspannungen anderer Verbraucher. Sünde 2: Falsche Winkel für die Leiterbahnen In der Herstellung von Leiterplatten führen spitze Winkel zwischen Leiterbahn und SMD-Pad zu Abrissen im Fotolaminat. Auch beim Aufbringen des Lötstopplacks kann es hier zu Problemen kommen: entweder fließt der Lack nicht richtig in den spitzen Winkel hinein oder es bildet sich in dem Winkel ein kleiner See beides kann Schwierigkeiten beim Bestücken bereiten. Bild 2: Korrekter und falscher Winkel einer Leiterbahn im PCB-Design (Bild: alpha-board) Das Herausführen von Leiterbahnen zwischen zwei SMD-Pads kann zu den Kurzschlüssen bei der Leiterplatten-Herstellung und der Bestückung führen. Von daher gilt bei der Leitungsführung: möglichst einfach. Vermeiden Sie unnötige Winkel und verwenden Sie nie 90 -Winkel, sondern setzen Sie einheitlich 45 -Winkel ein.
3 Sünde 3: Fehler bei den Bauteile-Footprints Weil man Footprints so leicht verdrehen kann, dürfte dieses der häufigste Fehler in Layouts sein. Footprint bezeichnet die Landepunkte eines Bauteils auf der Leiterplatte, seinen Fußabdruck. Das fertige Leiterplattendesign besteht aus einer Vielzahl von Footprints, die durch die Leiterbahnen miteinander verbunden sind. Bild 3: Richtiger und umgekehrter Footprint im PCB-Design (Bild: alpha-board) Der Footprint von Bauteilen geht meist aus Bauteilbibliotheken hervor. Bereits dort sollte also im Vier-Augen-Prinzip geprüft werden, dass das Footprint richtig herum ist (denken Sie an Mozart und die gespiegelten Buchstaben), die Zahl der Pins und Landeflächen stimmt und dass die Geometrie des Footprints auch der Bauteilgröße entspricht Sünde 4: Verwechslung von Top- und Bottom-Bestückung Auch hier sei an Mozart und seine Spiegelschrift erinnert: leicht kann der Layouter mit der Top- und Bottom-Bestückung durcheinander kommen. Da einige EDA-Tools eine gespiegelte Daten-Ausgabe erlauben, empfehlen wir folgendes: die Daten nicht gespiegelt ausgeben, Top- und Bottom-Lage jeweils mit TOP und BOT im Kupfer beschriften. Eine korrekte Beschriftung innerhalb des Kupfers gibt die Auskunft sowohl über die Lagendefinition als auch über die Lagenorientierung.
4 Bild 4: TOP-Beschriftung im PCB-Design (Bild: alpha-board) Ein weiterer Tipp: getrennte Listen mit Top- und mit Bottom-Bauelemente erstellen. Wenn es um mehrere Projekte im Jahr geht, ist es sogar sinnvoll, Ihre Bauteil- Bibliothek durchzugehen und alle Teile nach Ihrer Bibliotheksregel zu standardisieren. Gerne passiert es, dass einige Bauteile waagerecht und andere senkrecht erstellt wurden. Spiegelverkehrt zu denken ist keine Stärke von uns Menschen. Überlassen Sie das der Software. Sünde 5: Unachtsames Verlegen von Leiterbahnen Bild 5: Differential Pair im PCB-Design (im Bild lila) (Bild: alpha-board) Zwei Netze, die als Differential Pair gelten, folgen beim Routen einem Pfad. Dabei sind Regeln zu definieren, wie dicht sie liegen und welche Längentoleranz erlaubt ist. Diese Regeln sind Teil des Design-Rule-Checks (DRC): Abstand der Leitungen untereinander (beeinflusst die Impedanz untereinander), Abstand der Leitungen zur nächsten (GND)-Versorgungslage (beeinflusst die Impedanz dorthin), Leiterbahnbreite (beeinflusst die Impedanz ganz allgemein), Signal-Laufzeit auf dem jeweiligen LVDS- Paar, maximale ungekoppelte Länge des Paares, mindestens dreifacher Innenabstand zum nächsten LVDS-Kanal, Phasentoleranz (ergibt maximale Längendifferenz zueinander), keine Durchkontaktierungen und Breitenänderungen (um Impedanzsprünge zu vermeiden). Alle diese Regeln einzuhalten, ist sehr schwer. Kompromisse sind unvermeidbar und brauchen Erfahrung.
5 Für Takfrequenzen von 30 MHz und mehr gelten folgende Faustregeln: Legen Sie das Layout für Frequenzen von 150 MHz aus. Beachten Sie bei Flankensteilheiten von 1 ns bereits High-Speed-Regeln. Planen Sie breitbandig entkoppelte Stromversorgungslagen ein. Sünde 6: Nicht angepasste Kupferstärke von Bahn und Vias Bild 6: Minimaler Leiterbahnabstand (Quelle: Auszug IPC-D-275, Tabelle 3-1, FED-AK 220, Designrichtlinie) (Bild: alpha-board) Der Abstand zwischen zwei Leiterbahnen kann nicht unendlich klein gewählt werden. Ausschlaggebend hierfür sind zum einen das Übersprechen und zum anderen die Spannungsfestigkeit über die Luftstrecke. In der VDE 0110b werden Isolationsgruppen festgelegt, nach der ein Gerät oder Leiterplatte eingestuft werden kann. Die Gruppen sind in Ao, A, B, C und D unterteilt, wobei D die Gruppe mit den härtesten Anforderungen und C die Gruppe für industrielle Anwendungen darstellt. Um eventuell eine Gruppe höher zu kommen als durch die Abstände möglich ist, ist die Leiterplatte nach dem Test mit Isolationslack einzusprühen. Für folgende Scheitelspannungen werden die Abstände in Bezug auf die Leiterbahnbreite (wie in der Tabelle Bild 6 gezeigt) festgelegt.
6 Bild 7: Strombelastbarkeit und Leiterquerschnitt von gedruckten Leitern (Quelle: Leiterbahnbreite) (Bild: alpha-board) Die Leiterbahndicke ist jedenfalls elementar für die Strombelastbarkeit. Dabei spielen die Strombelastung, die Bahnbreite, Bahnhöhe und erlaubte Temperaturerhöhung eine wesentliche Rolle. Sünde 7: Falsche Auslegung der Masseverbindung Masseflächen sollten Sie immer großzügig mit Vias und immer auf dem kürzesten Weg anbinden. Idealerweise verfahren Sie mit Versorgungsnetzen ebenso. Dafür die folgenden Tipps beachten: große Massefläche zur Schirmung (am besten eine ganze Platinenlage), Zugriff auf die Masse soll so kurz und direkt wie möglich gestaltet werden und Masseleitungen vermaschen, wenn keine einheitliche Massefläche vorhanden ist. Dabei sollen die Maschenwaben so klein wie möglich gehalten werden.
7 Bild 8: Masseanbindung, Differential Pair, Quarze im PCB-Design (Bild: alpha-board) Quarze und ihre Zuleitungen strahlen gerne ab. Verwenden Sie kurze und gerade Bahnen, um Quarzgehäuse zu erden. Sperren Sie diese Leiterbahnen (wenn möglich) wie ein Sandwich von zwei Seiten durch Masseflächen ein. Prozessoren und Taktleitungen sollten Sie (wenn möglich) ebenfalls durch gut geerdete Masseflächen abdecken. ** Natalia Bahancova ist Marketing Projekt-Managerin bei alpha-board, Berlin Copyright Vogel Business Media Dieser Beitrag ist urheberrechtlich geschützt. Sie wollen ihn für Ihre Zwecke verwenden? Infos finden Sie unter Dieses PDF wurde Ihnen bereitgestellt von
8 Abblock-SMD-Kondensatoren im PCB-Design (Bild 1) (alpha-board)
9 Bild 3: Richtiger und umgekehrter Footprint im PCB-Design (alpha-board)
10 Bild 4: TOP-Beschriftung im PCB-Design (alpha-board)
11 Bild 5: Differential Pair im PCB-Design (im Bild lila) (alpha-board)
12 Bild 6: Minimaler Leiterbahnabstand (Quelle: Auszug IPC-D-275, Tabelle 3-1, FED-AK 220, Designrichtlinie) (alpha-board)
13 Bild 7: Strombelastbarkeit und Leiterquerschnitt von gedruckten Leitern (Quelle: (alpha-board)
14 Bild 8: Masseanbindung, Differential Pair, Quarze im PCB-Design (alpha-board)
Leiterplatten Layout-Hinweise
Leiterplatten Layout-Hinweise Quelle PCB_LAYOUT_TUTORIAL.pdf Einheiten: ein mil ist gleich ein thou = 1/1000 Inch ein pitch ist 0.1 inch Rastermaß: Möglichst nicht zu klein anfangen, so mit 50 mil. Wenn
MehrProjekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester
Entwurfsprinzipien ein- und doppelseitiger Platinen Projekt Schaltungsdesign und Leiterplattenfertigung 3.Semester Seite 1 von 29 Inhaltsverzeichnis 1 Literaturquelle...4 2 Bauteilplatzierung und Layout...5
MehrAutomatic PCB Routing
Seminarvortrag HWS 2009 Computer Architecture Group University of Heidelberg Überblick Einführung Entscheidungsfragen Restriktionen Motivation Specctra Autorouter Fazit: Manuell vs. Autorouter Quellenangaben
MehrLeiterplattenentwurf mit Eagle
BN Bulme Graz Gösting 1 / 7 Leiterplattenentwurf mit Eagle Dieses Tutorial ist als Ergänzung zum Eagle-Tutorial, welches unter www.cadsoft.de heruntergeladen werden kann. Während das Eagle-Tutorial sich
MehrEntwurfsprinzipien ein- und doppelseitiger. Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester. Seite 1 von 30
Entwurfsprinzipien ein- und doppelseitiger Platinen Projekt Schaltungsdesign und Leiterplattenfertigung 3.Semester Seite 1 von 30 Inhaltsverzeichnis 1 Literaturquelle...4 2 Mehrlagen-Layout (Multilayer)...5
MehrWebinar 2014: Vorteile für Starrflex & Co.: Impedanzkontrolle für gute Signalintegrität. Würth Elektronik Circuit Board Technology
Webinar 2014: Vorteile für Starrflex & Co.: Impedanzkontrolle für gute Signalintegrität Würth Elektronik Circuit Board Technology www.we-online.de Seite 1 03.09.2014 Agenda S Impedanz und Leiterplatte
MehrProjekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester
Entwurfsprinzipien ein- und doppelseitiger Platinen Projekt Schaltungsdesign und Leiterplattenfertigung 3.Semester Seite 1 von 25 Inhaltsverzeichnis 1 Literaturquelle...4 2 Wozu braucht man einen Leiterplattenentwurf?...5
MehrHow to PCB - Tipps, Tricks und (ein wenig) Theorie rund um Design von Leiterplatten
How to PCB - Tipps, Tricks und (ein wenig) Theorie rund um Design von Leiterplatten Christoph Budelmann cb@budelmann-elektronik.com Münster, 11. Juni 2016 Hack n Breakfast Warpzone Münster 0 Christoph
MehrCheckliste für Elektronik-Projekte
Checkliste für Elektronik-Projekte (v0.5 2.1.15) Protokollvorlagen verwenden! Hier gibt es eine einfache Vorlage. 1. Projektbeschreibung 1. Formal 1. Titelseite 1. Name, Klasse,Jahrgang 2. Übungsdatum
MehrEinführung Praktische Elektrotechnik. (Labor) Labor 2 Anleitung. Der Studiengänge Elektrotechnik/Informationstechnik und Technische Informatik
(Labor) Einführung Praktische Elektrotechnik Praktische Elektrotechnik (Labor) Labor 2 Anleitung Der Studiengänge Elektrotechnik/Informationstechnik und Technische Informatik von Dipl.-Phys. Michael Bauer
MehrSprint-Layout 5.0 Entwickeln Sie Ihre eigenen Leiterplatten am PC
Sprint-Layout 5.0 Entwickeln Sie Ihre eigenen Leiterplatten am PC Mit Sprint-Layout entwickeln Sie Ihre Platinen schnell und sicher. Unnötigen Ballast der letztendlich nur die Übersicht erschwert oder
MehrEDA. Von der Idee zur Platine... EDA - Electronic design automation
EDA Von der Idee zur Platine... EDA - Electronic design automation Workflow Idee Simulation Schaltplan Platine Workflow Idee Simulation Schaltplan Platine Workflow Idee Simulation Schaltplan Platine Software
MehrSignalintegrität: Impedanzanpassung in Verbindung mit der Entflechtung von BGAs Seite 1
Signalintegrität: Impedanzanpassung in Verbindung mit der Entflechtung von BGAs 02.09.2015 Seite 1 www.we-online.de Agenda Einleitung fine pitch BGAs und Impedanz Betrachtung verschiedener BGAs in Verbindung
Mehr39. Elektronik-Stammtisch
39. Elektronik-Stammtisch Platinen-Entwurf mit DipTrace Axel Theilmann axel@nomaden.org Attraktor e.v. EDA-Software EDA-Software (Electronic Design Automation) Kernfunktionen: Zeichnen von Schaltplänen
MehrProjektlabor SS2005. EAGLE Board
Sven Winny Projektlabor SS2005 Inhalt: EAGLE Board Ausarbeitung 1. Allgemeine Informationen (S. 1) 2. Starten von EAGLE (S. 2) 3. Erstellen eines EAGLE Layouts (S. 2) Schaltung nach EAGLE Board importieren
MehrSchindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix.
Technologietag 2014 Schindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix.de Agenda EDA CAM nur zur Datenaufbereitung?
MehrKonstruktion von Leiterplatten Eine Einführung
Konstruktion von Leiterplatten Eine Einführung 1. Grundlagen 2. Bibliotheksarbeit 3. Berechnungen 4. Layout von einseitigen, einlagigen Leiterplatten 5. Layout von einseitigen, zweilagigen Leiterplatten
MehrDesign Guide. SIM Serie
Design Guide SIM Serie Inhaltsverzeichnis 1 EINLEITUNG... 2 1.1 Allgemein... 2 1.2 Übersicht der Serie... 2 1.2.1 Technische Daten... 3 1.2.2 Abmessungen... 4 1.2.3 Zulassungen... 4 1.3 RS232 Interface...
MehrWebinar HDI Microvia Technologie - Kostenaspekte
Webinar HDI Microvia Technologie - Kostenaspekte www.we-online.de HDI - Kostenaspekte Seite 1 01.07.2014 Agenda - Webinar HDI Microvia Technologie Kostenaspekte Gründe für den Einsatz von HDI Technologie
MehrDikon Elektronik Entwicklung
Darstellung des allgemeinen Projektablaufes (in Stichworten) von Dietmar Goretzki Göttingen, Mai 2007 Projektordner Schaltungsdesign Leiterplattenlayout Stücklisten Nullserie Serienproduktion Hinweise
MehrInh. Dipl. Ing. Mario Blunk Buchfinkenweg 3 99097 Erfurt / Deutschland
Inh. Dipl. Ing. Mario Blunk Buchfinkenweg 3 99097 Erfurt / Deutschland Telefon 0176 2904 5855 / 0361 6022 5184 Email mario.blunk@blunk electronic.de Internet www.blunk electronic.de Doc. Vers. 8 CadSoft
MehrWebinar 2013: Verbesserte Signalintegrität durch impedanzangepasste Leiterplatten
Webinar 2013: Verbesserte Signalintegrität durch impedanzangepasste Leiterplatten Würth Elektronik Circuit Board Technology www.we-online.de Seite 1 01.10.2013 Agenda S Impedanz und Leiterplatte I Materialaspekte/
MehrWebinar. ECT Best Practice: Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? www.we-online.de/embedding
Webinar ECT Best Practice: Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? ECT Best Practice Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? Grundlegende
MehrKiCad Tutorial Schritt für Schritt
KiCad Tutorial Schritt für Schritt Copyright 2006 David Jahshan: kicad at iridec.com.au Deutsche Übersetzung durch Hans-Hermann Fouquet: hhfouquet (at) wanadoo.fr Copyright: Sie können dieses Programm
MehrComputergestützter Schaltungs- und Leiterplattenentwurf Protokoll. Jan Nabbefeld erstellt: 5. Juli 2002
Computergestützter Schaltungs- und Leiterplattenentwurf Protokoll André Grüneberg Jan Nabbefeld erstellt: 5. Juli 2002 1 Schaltplaneingabe und Schaltungsimulation 1.1 NAND-Gatter Aufgabe war es, NAND-Gatter
MehrSupport Newsletter 5. Top Thema: Pulsonix Version 4.6
Sehr geehrte Kunden der tecnotron elektronik gmbh. Langsam aber sicher geht der Sommer dem Ende entgegen und der Herbst schleicht sich ein. In der Zeit des Jahres in der viele Ihren Jahresurlaub angetreten
MehrEagle - Tutorial. Kurzeinführung in EAGLE 5.x.x. Achtung: Bitte das Skript zum Platinenversuch genau durchlesen!
Eagle - Tutorial Kurzeinführung in EAGLE 5.x.x Achtung: Bitte das Skript zum Platinenversuch genau durchlesen! Tobias Gläser Markus Amann (markus.amann@hs-weingarten.de) 1. Eagle 5.x.x herunterladen von
MehrTermin: am Montag, 10.11.2008, 9:00-11:30 Uhr sowie am Freitag, 14.11.2008, 12:15-14:45 Uhr, jeweils im Raum 4-18
Technische Informatik Prof. Dr. M. Bogdan Institut für Informatik Termin: am Montag, 10.11.2008, 9:00-11:30 Uhr sowie am Freitag, 14.11.2008, 12:15-14:45 Uhr, jeweils im Raum 4-18 Inhaltsverzeichnis 1
MehrLeiterplatten mit oberflächenmontierten Bauelementen
Prof. Dipl.-Ing. Rudolf Sautter Leiterplatten mit oberflächenmontierten Bauelementen Technik oberflächenmontierter Bauelemente (SMD) Entwerfen, Fertigen, Bestücken, Löten von Leiterplatten mit oberflächenmontierten
MehrMöglichkeiten eine Hierarchie aufzubauen... 93 Synchronisation Sheet Entries und Schaltplan... 94 Elektrische Verbindungen zwischen den
Inhaltsverzeichnis Von der Installation zum ersten Projekt... 13 Altium Designer installieren... 15 Installation ab Altium Designer 14... 17 Installation Altium Designer 10-13... 19 Beispiele und Referenzdesigns
MehrOpen Automation Control
OPEN CAN-MODULE Steuerungsebene Ein- Ausgangsebene Antriebsebene G O G O G O G O -AO G P P G P P G P P G P P -AI -REL OPEN P M E S MV -DIO Korrekte Verdrahtung galvanisch getrennter CAN-Netze Generell
MehrIR-Fernbedienungs- Bausatz IR8. Montageanleitung IR8. IR-Fernbedienungs-Bausatz IR8 Best.Nr
IR-Fernbedienungs- Bausatz IR8 Montageanleitung IR8 IR-Fernbedienungs-Bausatz IR8 Best.Nr. 810023 www.pollin.de 2 Rund um die Uhr auf Schnäppchen-Jagd gehen unter: www.pollin.de Montage der Bauelemente
MehrWie Entwickler überprüfen, ob sich ihr PCB-Layout fehlerfrei fertigen lässt
Designrichtlinien, Workshops für Entwickler, Fertigungs-Simulation des PCB-Designs Wie Entwickler überprüfen, ob sich ihr PCB-Layout fehlerfrei fertigen lässt Immer kleinere Bauteile, immer größere Packungsdichten
MehrDie Bedeutung der frühen Zusammenarbeit im Produktentstehungsprozess.
Die Bedeutung der frühen Zusammenarbeit im Produktentstehungsprozess. Vortrag bei der Veranstaltung der FED-Regionalgruppe Nürnberg am 6.3.2013 Gerhard Gröner Beratung für Elektronik-Design Prüfungsleiter
MehrAgenda - PULSONIX Schulung - 1. TAG
Agenda - PULSONIX Schulung - 1. TAG In Abhängigkeit der zur Verfügung stehenden Zeit können eventuell nicht alle Themen behandelt werden! Einführung in Pulsonix: Handbücher, Installation, Updates Aufbau,
MehrLogiktester BB-Logic
Logiktester BB-Logic Bauanleitung Der Aufbau des BB-Logic gestaltet sich recht einfach. Als Voraussetzung sind grundlegende Lötkenntnisse und etwas Löterfahrung erforderlich. Wer bisher noch keine SMD-Bauelemente
MehrIPC Teil: 3A. IPC Richtlinien für Design von HDI. Die Geburt der HDI Leiterplatte
IPC Teil: 3A IPC Richtlinien für Design von HDI. Die Geburt der HDI Leiterplatte Elektronikkonstruktion CAD CAM Produktspezifikation Bauteiledaten Elektroschaltplan Elektronikkonstruktion CAD CAM Netzplan
MehrEinführung in EAGLE. EAGLE ist ein Grafikeditor, der für die Erstellung von Platinen-Layouts und Schaltplänen dient.
Einführung in EAGLE Inhalt: 1. Allgemeine Informationen zu EAGLE... 1 2. Kurze Einführung... 2 2.1 Control Panel... 2 2.1.1 Pfad für das Projektverzeichnis anpassen.... 3 2.1.2 Projekt erstellen... 4 2.1.3
Mehr1 Überblick zur Entwicklung der Leiterplattentechnologie
Überblick zur Entwicklung der Leiterplattentechnologie Leiterplatten sind Bauelemente, die als Schaltungsträger und Verbindungselement für die Bauelemente von elektronischen Schaltungen dienen. Bezüglich
MehrEMS Anforderungen Für die optimale Planung und Fertigung von elektronischen Baugruppen
EMS Anforderungen Für die optimale Planung und Fertigung von elektronischen Baugruppen AUTRONIC Steuer und Regeltechnik GmbH Siemensstraße 17 D 74343 Sachsenheim Phone: +49(0)7147/24 0 Fax: +49(0)7147/24
MehrFräsdaten mit KiCAD. Version: 0.0.1 Datum: 22.08.2014 Autor: Werner Dichler
Fräsdaten mit KiCAD Version: 0.0.1 Datum: 22.08.2014 Autor: Werner Dichler Inhalt Inhalt... 2 Programme... 3 Layout Erstellen... 4 Schaltplan Zeichnen... 4 Layout zeichnen... 5 Layout Kontrollieren...
MehrEinführung in das Leiterplattenlayoutsystem Altium Designer (vormals Protel DXP )
TECHNISCHE UNIVERSITÄT DRESDEN Fakultät Elektrotechnik und Informationstechnik Institut für Feinwerktechnik und Elektronik-Design Einführung in das Leiterplattenlayoutsystem Altium Designer (vormals Protel
Mehr13. Kapitel / Jennifer Vincenz
13. Kapitel / Jennifer Vincenz Macht doch alles der Autorouter, oder? Routingstrategien für das CAD-Layout Entflechtung vollautomatisch, halbautomatisch oder doch lieber manuell? Es ist noch gar nicht
MehrEinführung in das Leiterplattenlayoutsystem Altium Designer
Fakultät Elektrotechnik und Informationstechnik Institut für Feinwerktechnik und Elektronik-Design Einführung in das Leiterplattenlayoutsystem Altium Designer Übung A: Erstellen eines Leiterplattenprojektes
Mehr12. Platinenherstellung
Andere Bezeichnungen: Englische Bezeichnung: Leiterplatte, gedruckte Schaltung PCB (Printed Circuit Board) Aufgabe: Mechanische Befestigung und elektrische Verbindung der Bauelemente Grundmaterial: (Glas-)Faserverstärktes
MehrAnleitung zum Erstellen einer Library (Altium)
Anleitung zum Erstellen einer Library (Altium) 1, Neue Library erstellen: File -> New -> Library -> Schematic Library Danach öffnet sich eine Zeichenfläche und am Rand eine Library Leiste. 1,1 Umbenennen
MehrBau und Programmieranleitung für den IR - Booster. Vorbemerkungen
Bau und Programmieranleitung für den IR - Booster Vorbemerkungen Die folgende Anleitung beschreibt den Aufbau und die Inbetriebnahme des IR - Booster. Ich möchte ausdrücklich darauf hinweisen, das es sich
Mehrtecnotron elektronik gmbh tecnotron elektronik gmbh Frohe Weihnachten und ein erfolgreiches neues Jahr Newsletter 11 Wundertüte 2010...
Sehr geehrte Kunden der. Eigentlich wollte ich, der Jahreszeit entsprechend, ein paar Worte zu Weihnachten schreiben. Wenn ich aber aus dem Fenster schaue dann komme ich so gar nicht in Weihnachtsstimmung.
MehrKurze Einführung zum Begriff HDI
Dipl.-Ing. Rüdiger Vogt Alcatel SEL AG Stuttgart Industrial Engineering & Qualification Center Abt.: ZS/OEP Tel.: 0711 821 44668 Fax: 0711 821 45604 email: R.Vogt@alcatel.de 1 Vorwort Der Begriff HDI ist
MehrDesign-Richtlinie für flexible Leiterplatten
DE Ihr Fachverband für Design, Leiterplatten- und Elektronikfertigung e. V. FED e. V. - Ihr Fachverband für Design, Leiterplattenund Elektronikfertigung Alte Jakobstraße 85/86 10179 Berlin http://www.fed.de
Mehrtecnotron elektronik gmbh
Sehr geehrte Kunden der. Schon ist es wieder so weit, Weihnachten steht vor der Tür und die Welt ist weiss gezuckert. Im Fernsehen werden schon die Rückblicke auf 2008 gezeigt, und auch bei der und bei
MehrStatische Prüfungen
bequemer messen und laufen nicht Gefahr, Kurzschlüsse zu erzeugen. Schließen Sie dann eine dünne Litze an +5V/2 und drei andere an GND2 an. An die freien Enden löten Sie jeweils ein kurzes, 0,6 mm dickes
MehrModifiziertes Quarzfilter SOLF
DL-QRP-AG Modifiziertes Quarzfilter SOLF QRPproject Molchstr. 15 12524 Berlin http://www.qrpproject.de Telefon: +49(30) 85 96 13 23 e-mail: support@qrpproject.de Handbucherstellung: FIservice Peter Zenker
MehrWellenlöten, Durchstecktechnik (THT), Handlöten, Einpresstechnik, Kabelfertigung
1. Wellenlöten von THT-Bauteilen Wellenlöten oder Schwalllöten ist ein Lötverfahren, mit dem elektronische Baugruppen, halb- oder vollautomatisch, nach dem Bestücken gelötet werden. Einzelne Lötstellen
MehrTEC-BULLETIN FLYING PROBE TESTER
FLYING PROBE TESTER Mit dem In-Line FLYING PROBE TESTER 4060 von SPEA (FPT) ist nun die gleichzeitige In-Circuit Prüfung der Ober- und Unterseite einer Baugruppe problemlos und flexibel möglich. Die 6
MehrInsulated Metal Substrate (IMS) im Porträt. www.we-online.de/waermemanagement Seite 1
Webinar am 2. Februar 2016 Referent: Bert Heinz www.we-online.de/waermemanagement Seite 1 03.02.2016 2. Februar 2016 I 09.30 Uhr Insulated Metal Substrate (IMS) im Porträt Motorsteuerung, Stromumwandlung
MehrDie Leiterplatte besteht aus einem Verbund von Isolierstoff als Trägermaterial und ein oder mehreren Lagen Leitermaterial.
Leiterplatte 1) Leiterplattentechnik 1.1) Funktion Die Leiterplatte hat in der Elektronik folgende Funktionen zu erfüllen: Verdrahtungsfunktion: Sie stellt die elektrische Verbindung zwischen den einzelnen
MehrEMV gerechtes Leiterplattendesign ist keine Magie
EMV gerechtes Leiterplattendesign ist keine Magie SwissT.net EMV Fachtagung 20. Januar 2016 Opfikon-Glattbrugg Albert Schweitzer FINELINE AG Schweiz Winkelried Str. 35 CH-6003 Luzern 14.01.2016 Vers. 1.0
Mehr1 Herstellung einer Leiterplatte
Herstellung einer Leiterplatte Die Bauelemente einer elektronischen Schaltung werden i.a. auf eine sog. Leiterplatte (Platine, Karte, Printed Circuit Board (PCB)) aufgelötet. Eine Leiterplatte besteht
MehrEmbedded Systems Engineering LU WS2006
Embedded Systems Engineering LU WS2006 Angaben zum Bonusbeispiel Hardware-Design Allgemeines In diesem Projekt sollen Sie eine Leiterplatte sowie Fertigungsdaten für eine kleine elektronische Schaltung
MehrDoku zum TFT-Adapter von UB. Inhaltsverzeichnis
Doku zum von UB Inhaltsverzeichnis Einleitung...2 Bilder...3 Kompatible Displays :...4 1. Modul-Beschreibungen...5 1.1. Versorgung...5 1.2. TFT-Pinhead...6 1.3. Backlight-Power...7 1.4. FPC-Stecker...8
MehrTechnologische Informationen bezüglich Leiterplatten von der Firma Basista Leiterplatten
Technologische Informationen bezüglich Leiterplatten von der Firma Basista Leiterplatten I. Einleitung...2 II. Datenformat....2 2.1. Allgemeine Anmerkungen...3 2.2. Methoden der Dokumentenzustellung an
MehrRegeln Regel n für di ür e di Nutzen ges tzen ges ltun tun Sven N ehrd r ic i h Jenaer aer L eit ei er t p er lat l t at en Gm G b m H www.jlp.
Regeln für die Nutzengestaltung Sven Nehrdich Jenaer Leiterplatten GmbH www.jlp.de Seite 1 Aktuelle Eckdaten Standardleiterplatten von 1 bis 24 Lagen mit allen Marktüblichen Oberflächen mehrlagige Starr/Flexible
MehrHV Netzteil für die Anodenspannung
HV Netzteil für die Anodenspannung Ich Stelle euch eine Einfache Schaltung vor, mit der man Die Wechselstrom Anteile im DC Bereich noch weiter Minimieren kann. Gerade wenn es Darum geht Kleine Signale
MehrSteg Dicke. Kupfer. a) Pad : ØIsolation ØPad + 0.6mm ØPad ØBohrung + 0.4mm b) Bohrung : ØIsolation ØBohrung + 0.6mm. Ø Pad
1.0 Anwendung Powerplanes sorgen für die Stromversorgung der Schaltung auf der Leiterplatte. Wegen der großen Metallfläche wirken Powerplanes zudem als Wärmeableiter und als Abschirmung. Powerplanes können
MehrAnzeige 2 - Teil 1. www.boxtec.ch. by AS. Anzeige 2 mit dem HT16K33, 3 x LED Matrix Anzeigen (8x8), 2 x I 2 C Bus = Teil 1 Hardware =
www.boxtec.ch by AS playground.boxtec.ch/doku.php/tutorial s Anzeige 2 mit dem HT16K33, 3 x LED Matrix Anzeigen (8x8), 2 x I 2 C Bus = Teil 1 Hardware = Anzeige 2 - Teil 1 Copyright Sofern nicht anders
MehrSchindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix.
Schindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix.de PCB-Investigator Professionelle Leiterplattenanalyse und
MehrDie Signalintegrität sicherstellen Part 2. Summary. IM WORKSHOP Tip #9
IM WORKSHOP Tip #9 Die Signalintegrität sicherstellen Part 2 Summary November 2006 Author: Jason Howie Der vereinheitlichte Signal Integrity Analyzer von Altium Designer bietet leistungsstarke Funktionen,
MehrSchaltplan- und Layout- Erstellung mit freier Software
Schaltplan- und Layout- Erstellung mit freier Software Easterhack 2008 Chaos Computer Club Cologne Stefan Schürmans, BlinkenArea stefan@blinkenarea.org Version 1.0.1 Easterhack 2008 Schaltplan-/Layout-Erstellung
MehrDie Signalintegrität sicherstellen
November 2006 Die Signalintegrität sicherstellen Einer der kritischen Faktoren bei der Entwicklung von Boards, deren Design vor dem Prototyping oder der Leiterplatten-Produktion fehlerfrei sind, ist die
MehrSupport Newsletter 1. Netze verbinden... Versions Service (04.08.06) tecnotron elektronik news
Sehr geehrte Kunden der tecnotron elektronik gmbh, das Support Team möchte Sie ab sofort mit einer zusätzlichen kostenfreien Leistung erfreuen. In unregelmäßigen Abständen werden Sie einen Newsletter von
MehrHandbuch für das Schaltmodul P017
Handbuch für das Schaltmodul P017 V 1.2 17. Januar 2011 2011 by Peter Küsters Dieses Dokument ist urheberrechtlich geschützt. Es ist nicht gestattet, dieses Dokument zur verändern und komplett oder Teile
Mehr2. Kapitel / Arnold Wiemers
2. Kapitel / Arnold Wiemers Wenn das Einfache schwierig wird Die Prozessierbarkeit von SMD-Bauformen kleiner/gleich 0402 Wie groß ist "klein"? Früher konnte man die kleinsten SMD-Bauformen sehen und staunen.
MehrLibrary Management. 90 Altium Designer Lib+Sch www.leonardy.com
90 Design Explorer Library Management Integrated Libraries Altium Designer bietet verschiedene Library-Konzepte: - Schlib, PCB-Lib (mit 3D-Modellen), Spice- und Signal Integrity-Modelle getrennt - Schlib,
MehrErleichtern Sie sich die Arbeit und nutzen Sie die PCB Design Rules von Basista Leiterplatten. Laden Sie einfach die Daten herunter:
Erleichtern Sie sich die Arbeit und nutzen Sie die PCB Design Rules von Basista Leiterplatten. Laden Sie einfach die Daten herunter: Basista.dru Die Qualitätssicherung für Ihre Leiterplatte verringert
MehrKlaus Kovacs Matrikelnummer: 271274
Facharbeit: Tastkopflösungen für Oszilloskope Name: Matrikelnummer: 271274 Datum: 17.12.2007 Inhaltsverzeichnis: 1. Allgemeines Seite 2 2. Passiver Tastkopf Seite 2 3. Aktiver Tastkopf Seite 4 4. Differentieller
MehrLP2010 R3 Design und Realisierung von High-Speed-Hardware
Gerhard Eigelsreiter Unit^el Seminar LP2010 R3 Design und Realisierung von High-Speed-Hardware Das Seminar zur erfolgreichen Serie "Die Leiterplatte 2010" Was leistet das "LP2010"- Seminar und wer wird
MehrEmbedded Component Packaging AT&S ECP Integration von Bauelementen in die Leiterplatte
GLOBALISIERUNG NEW WORK MOBILITÄT INDIVIDUALISIERUNG URBANISIERUNG NEO-ÖKOLOGIE Embedded Component Packaging AT&S ECP Integration von Bauelementen in die Leiterplatte SILVER SOCIETY KONNEKTIVITÄT NEUES
Mehr*DE102005043279B420090326*
*DE102005043279B420090326* (19) Bundesrepublik Deutschland Deutsches Patent- und Markenamt (10) DE 10 2005 043 279 B4 2009.03.26 (12) Patentschrift (21) Aktenzeichen: 10 2005 043 279.4 (22) Anmeldetag:
MehrMit unseren CAM Anlagen sind wir in der Lage sämtliche gängigen Datenformate zu verarbeiten.
Formate Mit unseren CAM Anlagen sind wir in der Lage sämtliche gängigen formate zu verarbeiten. Darüber hinaus halten wir CAD Tools bereit um Ihre direkt aus Ihren Systemen zu übernehmen. Im Einzelnen
MehrEl BAMAS Bestückungsplan
El BAMAS Bestückungsplan und Gebrauchsanweisung Stand 15.3.2006 Bestückungsplan Oben ist der Bestückungsplan zu sehen, wobei den Zahlen Widerstandswerte zugewiesen sind. Es sind vorwiegend 10K Widerstände,
MehrQualifikation und Leistungsspezifikation für flexible Leiterplatten
DE Ihr Fachverband für Design, Leiterplatten- und Elektronikfertigung e. V. FED e. V. - Ihr Fachverband für Design, Leiterplattenund Elektronikfertigung Alte Jakobstraße 85/86 10179 Berlin http://www.fed.de
Mehr(link) Im Internet habe ich diese Schaltung, welche bereits 2009 veröffentlicht wurde gefunden.
LoL Shield Lots Of LEDs Ein grafisches LED Display 14 x 9 Punkte für den Arduino Ein Nachbau des Originals von Jimmie P. Rodgers (link) Im Internet habe ich diese Schaltung, welche bereits 2009 veröffentlicht
MehrGeschrieben von: Mario Leubner Freitag, den 24. Februar 2012 um 21:00 Uhr - Aktualisiert Sonntag, den 15. April 2012 um 16:41 Uhr
In Ergänzung des bereits existierenden Moduls M052, welches die beiden Projekte USB und Netzwerk für den KC85 vereint, wurde jetzt noch eine Platine entwickelt welche nur den USB-Teil enthält. Der USB-Teil
MehrAgenda 29.07.2015. www.cskl.de
IPC-7351B (C) Agenda PCB Library Expert - 21 CAD Outputs Berechnungsgrundlagen der IPC-7351B & IPC-7351C Berechnungen im Excel Sheet PCB Library Expert - Datenfluss 3D STEP und IDF - Automatisierung PCB
MehrCharakterisierung von Dickfilmpasten
Charakterisierung von Dickfilmpasten Diskussionssitzung Materialcharakterisierung, Bochum 31.3.2011 Christina Modes W.C. Heraeus GmbH / TFD-TH Gliederung Dickfilmtechnologie Dickfilmpasten Charakterisierung
MehrDebug-Adapter für das UniDSP56
JTAG56 Debug-Adapter für das UniDSP56 Dokument V1.0 2004-2006 Autor: Gerrit Buhe DL9GFA@unidsp56.de 1 Einleitung JTAG56 ist ein Adapter, der den Parallelport (Druckerschnittstelle) des PCs mit dem On-Chip-
MehrA p p l i c a t i o n N o t e
Robustes Design von USB Anwendungen Die USB-Schnittstelle ist wohl die am weitest verbreitete PC-Schnittstelle der Welt. Auch in Industrieanwendungen ist sie mittlerweile nicht mehr wegzudenken. Zeit,
MehrQuadroPPM - Summensignalencoder für Modellbauempfänger
QuadroPPM - Summensignalencoder für Modellbauempfänger Nachbauanleitung 1. Allgemeines Verschiedene Quadrocoptersteuerungen (z.b. die QuadroControl II) verwenden als Eingangssignal von der Fernbedienungsanlage
MehrBauanleitung: Digitalumrüstung E95 Brawa
Bauanleitung: Digitalumrüstung E95 Brawa Bitte beachten Sie bei der Montage die Hinweise des Herstellers zum Öffnen der Lok. Sollte es Rückfragen geben, wenden Sie sich einfach telefonisch oder per Mail
MehrDokumentation die ungeliebte Aufgabe Jeder Designer hat mittlerweile
Produktqualität und Qualität der Dokumentation gehen Hand in Hand. Die Leiterplattendokumentation ist daher ein Hauptbestandteil der Entwicklungsarbeit. Ohne sie erhöht sich später der Projektaufwand.
MehrWerner Nitsche DL7MWN
Unterhaching, den 09.03.2013 Zwischenbericht 4 Röhren-Doppelsuper-Retro-Radio Phönix Bild 1 Die unbestückte Leiterplatte für den Eingangsfilter und LO1 Liebe Funkfreunde! Wieder ist einige Zeit vergangen,
MehrElektronikbausatz Spezialbaustein WA5-SPEZIAL
Elektronikbausatz Spezialbaustein WA5-SPEZIAL Bestellnummer 3951 für Tillig DKW mit Innenzungen MBTronik PiN Präsenz im Netz GITmbH WEEE-Reg.-Nr. DE 30897572 1 Bauanleitung für den Spezialbaustein Typ
Mehr10/2013. LUA 4545 GS autobias, NOS.series. LUA HiFi- Manufaktur D Frickingen In Betzen 6 Tel
10/2013 LUA 4545 GS autobias, NOS.series LUA HiFi- Manufaktur D- 88 699 Frickingen In Betzen 6 Tel. +49-7554-8840 Netzteil: LUA 4545 GS- series autobias Technische Daten und Besonderheiten, Hersteller-
MehrBestückte Leiterplatte für drahtlose digitale Teilkreise
Bestückte Leiterplatte für drahtlose digitale Teilkreise Stark miniaturisierte Leiterplatte mit zum Projekt von Dave Ek und Craig Combes kompatibler Schaltung Geringe Stromaufnahme, weiter Eingangsspannungsbereich,
MehrSpannungsversorgung für Mikrocontroller-Schaltungen DH1AAD, Ingo Gerlach, 20.11.2011, e-mail : Ingo.Gerlach@onlinehome.de
Spannungsversorgung für Mikrocontroller-Schaltungen DH1AAD, Ingo Gerlach, 20.11.2011, e-mail : Ingo.Gerlach@onlinehome.de Ziel Der Hintergrund für die Entwicklung diese Netzteiles war, das hier am Computer-Arbeitstisch
MehrAnleitung Laborpraktikum VLSI-Technik: Versuch 3 / Verhalten des realen IC
Anleitung Laborpraktikum VLSI-Technik: Versuch 3 / Verhalten des realen IC Inhalt 1. Einleitung... 1 2. Erstellen eines Inverters... 1 3. Erstellen eines Blockes / Modules... 14 4. Bau eines komplexen
Mehr"Rapid SMD-Prototyping mit PCB-POOL und TARGET 3001!"
"Rapid SMD-Prototyping mit PCB-POOL und TARGET 3001!" ELEKTOR-Seminar in Hanau (05.06.2013) und München (11.09.2013) Referenten: Harald Friedrich (TARGET 3001!) Gernot Seeger (PCB-POOL ) Bitte schauen
MehrHardware»intern« Der Schaltplan en détail. Kapitel 3
Kapitel 3 3.1 Der Schaltplan en détail An der etwas anderen Form lässt sich die Platine des Testboards leicht erkennen. Die Größe des Achtecks entspricht in etwa der Größe einer CD. Nach dem Bestücken
MehrHochfrequenz-Federkontakte
Hochfrequenz-Federkontakte Hochfrequenz- Federkontakte Anwendungsgebiete automobiltechnik, insbesondere Car-Entertainment/Infotainment antennentechnik funk- und Telekommunikation Medizintechnik Labor-
Mehr