Technische Informatik WS01/02 - I/O Standards
|
|
- Christoph Richter
- vor 6 Jahren
- Abrufe
Transkript
1 Vorüberlegungen Bussysteme Ein Bus kann nach folgenden Konzepten klassifiziert werden: Parallel oder Seriell 2 Geräte oder viele Geräte Bei vielen Geräten: Wie können diese angeschlossen werden (Sternförmig, Ring) Interner Bus (innerhalb eines Gerätes, z.b. PCI) Externer Bus (zur Verbindung mehrere Geräte) Geschwindigkeit Gibt es einen zentralen Busmaster, oder kann jedes Gerät Busmaster sein Wie zuverlässig werden Daten übertragen Seite 1 Motiviation: I/O Standards I/O steht für Input/Output. Im Prinzip ist jeder Anschluß eines Gerätes ein I/O Anschluß z.b. PC: Anschluß von Diskettenlaufwerk, Drucker, Tastatur, Monitor, Modem,... Früher (80'er Jahre): Keine Standards für Diskettenlaufwerke, Tastatur, Maus,... C64 Diskettenlaufwerk kann nicht an Atari ST oder Amiga oder PC (und umgekehrt!) angeschlossen werden 1 Notwendige Standardisierung von I/O Schnittstellen! Heute: Dank offener Standards kann zum Beispiel jede Maus an jeden PC angeschlossen werden. Seite 2 1
2 Etablierte I/O Standards serielle Schnittstellen: RS232, USB, IrDa, FireWire, CAN parallele Schnittstelle: SPP, EPP, ECP Bussysteme: ISA, PCI, AGP, PCMCIA, VME Speicherschnittstellen: SIP, SIMM, PS/2 SIMM, DIMM, SO-DIMM, RIMM Massenspeicher: SCSI, EIDE, Floppy, Smartmedia, Compactflash Netzwerk: 10/100 MBit Ethernet, 10 GBit Glasfaser (demnächst) (kursive Standards werden im folgenden besprochen) Seite 3 serielle Schnittstelle: RS232 Entwickelt in den 70'er. Verbindung von genau zwei Geräten möglich. Einfacher Standard ermöglicht Realisierung von billigen Endgeräten (z.b. Maus). RS232 definiert nur physikalische Schnittstelle. Welche Bedeutung die übertragenen Daten haben, wird nicht festgelegt. Eigentlich keine Stromversorgung an der Schnittstelle vorhanden. Wenn nur sehr wenig Strom benötigt wird, kann evtl. eine Steuerleitung zur Stromversorgung eingesetzt werden. Heutzutage 9-polige Stecker, früher auch 25-polige Stecker. Seite 4 2
3 Steckerbelegung der RS232 Früher: Oft wurde ein 25 poliger Stecker verwendet Heute: Fast nur noch 9 poliger Stecker, da er kleiner ist und die wesentliche Signale bereitstellt: 1 DCD 2 RxD 3 TxD 4 DTR 5 GND 6 DSR 7 RTS 8 CTS 9 Ri 1 GND 2 TxD 3 RxD 4 RTS 5 CTS 6 DSR 7 GND 8 DCD 9 TD TD RD DTR RI RD- Signal GND TXD RXD RTS CTS DSR DTR DCD RI TD+ TD- RD+ RD- Bedeutung Masse (0 Volt) Sendeleitung Empfangsleitung Sendeanforderung Sendebereitschaft Betriebsbereit DEE Betriebsbereit HK Träger erkannt Ankommender Ruf Unklar Unklar Unklar Unklar Seite 5 Physikalische Realisierung der RS232 Alle Datenleitungen werden auf -12 Volt (Logisch 1) oder +12 Volt (Logisch 0) gesetzt. Der Empfänger interpretiert -3 bis -15 Volt als logisch 1 und +3 bis +15 Volt als logisch 0 Dadurch hoher Störababstand und lange Leitungen möglich. Bitfolge 1 0 Sender Empfänger 1 0 Bitfolge Spannung (TXD) Seite 6 +12V -12V Leitung +12V +3V (RXD) -3V -12V 3
4 Asynchrones Protokoll der RS232 Die Daten werden mit einer Sendeleitung gesendet. Da es keine Taktleitung gibt, muß die gleiche feste Datenrate sowohl auf der Senderseite als auch beim Empfänger eingestellt werden. Es werden typischerweise 1 Startbit, 8 Datenbits und ein Stopbit gesendet. Im Ruhezustand ist die Leitung logisch 1, das Startbit logisch 0 und das Stopbit logisch 1. Das niederwertigste Bit wird zuerst geschoben, das höchstwertigste Bit als letztes. Logisch 1 Logisch 0 Dauer der Übertragung eines Bytes Startbit Bit 0 Bit 1 Bit 2 Bit 3 Bit 4 Bit 5 Bit 6 Bit 7 Stopbit Seite 7 Parameter der RS232 Die folgenden Parameter können bei der PC Standard RS232 eingestellt werden: Bitrate: Gibt an, wielange ein Bit ist Die Baudrate ist immer /n, n wird of als Divisor bezeichnet. Früher: oft 2400 Bit/s, ein Bit wäre ca. 0,4 ms (0,0004 s) lang Heute: oft Bit/s, ein Bit wäre ca. 8,6 µs (0, s) lang Anzahl Bits: 7 oder 8 (heutzutage eigentlich immer 8) Parity (Summe der Datenbits): Odd, Even, None (eigentlich immer None) Anzahl Stopbits: 1, 1.5 oder 2 (eigentlich immer 1) Typischerweise werden die Parameter als 8N1 geschrieben: 8 Datenbits, None Parity, 1 Stopbit Seite 8 4
5 IrDA - Optische serielle Schnittstelle Standardschnittstelle bei modernen Laptops, Handys und Organizer ermöglicht drei Geschwindigkeitsstufen: bis zu Bit/s, weitgehendst kompatibel zur RS kbit/s 4 MBit/s Halbduplex Modus, d.h. es sendet immer nur ein Teilnehmer Entfernung der Geräte bis zu 1 Meter optional Plug & Play fähig, wenn beide Teilnehmer diese Protokollvariante unterstützen Seite 9 Parallele Schnittstelle Ursprünglich zum Anschluß von Druckern entwickelt Heutzutage oftmals Anschluß anderer Geräte (CD-Rom, ZIP, billige andere Erweiterungen) Einfaches Design der Schnittstelle: Alle Signal 0 oder 5 Volt, keine Pegelwandler notwendig 8 Datenbits, 9 Steuerleitungen Ursprünglich Unidirektional, heute oft Bidirektional (EPP) Theoretische maximale Datenrate 500 kb/s, real 100 kbyte/s Seite 10 5
6 Parallele Schnittstelle: Erweiterungen Verschiedene Erweiterungen vom ursprünglichen Design: SPP: Standard Parallel Port Ursprüngliche Definition EPP: Enhanced Parallel Port: Schnellere Datenübertragung, Bidirectionale Datenpins Bis zu 256 Geräte (realisiert mit Adress/Daten Signal, selten verwendet) ECP: Extended Capabilities Port: DMA (vgl. ISA Bus) RLE (Datenkomprimierung) FIFO (automatisches Zwischenspeichern von Daten zur Pufferung) Seite 11 Parallele Schnittstelle: Pins Beim PC: Programmierung mit 3 I/O Registern (hexadezimal): 278 Port Data: Datenbits D7-D0 279 Port Status: 7: Busy, 6 : Ack, 5: Out, 4 : Select Status, 3 : Error 27A Port Status: 3 : Select, 2 : Init, 1 : Auto Feed, 0: Strobe Die gleichen Register existieren für eine zweite SPP an Adresse A SPP EPP Pin Bedeutung Dir 1 Strobe Out 2 bis 9 D0-D7 Out 10 Ack In 11 Busy In 12 Paper Out In 13 Select Status In 14 Auto Feed Out 15 Error In 16 Initialize Out 17 Select Out 18 bis 25 GND Pin Bedeutung Dir 1 Write Out 2 bis 9 D0-D7 I/O 10 IRQ In 11 Wait In 14 Data Strobe Out 17 Adress Strobe Out Seite 12 6
7 Parallele Schnittstelle: Protokoll beim Datensenden Zuerst werden die Daten vom Sender an D0-D7 angelegt Dann aktivert der Sender das Strobe Signal Der Empfänger setzt jetzt das Busy Signal, und muß die Daten übernehmen, während Strobe aktiviert ist (min. 0,5 µs) Der Sender deaktiviert das Strobe Signal, frühestens 0,5 µs später die Daten Wenn der Empfänger das Byte verarbeitet hat, setzt er das Ack Signal für min. 0,5 µs und löscht nach dem deaktivieren des Ack auch das Busy. D0-D7 Strobe Alle Signale High Aktiv dargestellt! Busy Seite 13 Ack Motivation Interne Bussysteme Einfache Erweiterbarkeit von bestehenden System Austauschen von veralteten Komponenten Andere Hersteller können unabhängig Komponenten entwickeln Systemübergreifende Entwicklung von Komponenten (z.b.: Mac/PC/Sun) Um diese Punkte zu erreichen ist ein offener Standard (für jeden zugänglich) mit genauen Spezifikationen notwendig: Welche Stecker werden verwendet, was bedeuten die Pins am Stecker Welche Spannungen und Ströme sind erlaubt Welche Taktfrequenzen und welches zeitliches Verhalten ist erlaubt... Seite 14 7
8 Konzepte interner Bussysteme Bevor ein interner Bus entwickelt werden kann sollten folgende Fragen beantwortet werden: Was für Geräte sollen angeschlossen werden können Welche Resourcen sind notwendig (IRQ, DMA, Adressraum) Welche Geschwindigkeit ist notwendig Gibt es verschiedene Busmaster, oder ist nur der Bus-Kontroller Busmaster Wie 'nahe' soll der Bus am Prozessor angeschlossen werden Proz. Slot 1 Slot 2 Speiche r lokaler prozessorabhängiger Bus Proz. Speicher Bus Kontr. Prozessor unabhängiger Bus Slot 1 Slot 2 Seite 15 Busmaster und Bus Arbitrierung Busmaster ist das Gerät, welches die Steuerleitungen und die Adreßleitungen ausgibt Zur Vermeidung von Kurzschlüssen ist ein Bus Arbitrierung Konzept notwendig, wenn mehrere Geräte Busmaster sein wollen: Request/Grant Leitungen (vgl. PCI), die vom Buscontroller verwaltet werden Slot Positionsabhängige Arbitrierung (vgl. VME), der Slot, der am nächsten ist, bekommt den Bus ID abhängige Arbitrierung (vgl. SCSI), das Gerät mit der höchsten/niedrigsten ID bekommt den Bus Seite 16 8
9 Minimaler Bus Ein sinnvoller minimaler Bus muß die folgenden Leitungen enthalten: Adressleitungen Datenleitungen Read/Write Signale Für mehrere Busmaster kommen Arbitrierungssignale hinzu Sinnvoll sind noch System Takt zur Synchronisierung Stromversorgung Signale für Konfigurationsmechanismen Interrupt und DMA Mechanismen Seite 17 ISA Bus: Übersicht Wurde Anfang der 80'er Jahre von IBM für die ersten XT/AT Rechner verwendet Die Spezifikation vom ISA Bus war teilweise ungenau: Viele Probleme ergaben sich daraus, daß das zeitliche Verhalten nicht genau angegeben wurde Einfacher Bus, der zum Teil direkt mit den Pins des Prozessors verbunden werden konnte: Auch schon in den Anfängen der PC-Zeit kostengünstig Realisierung möglich Keine modernen Mechanismen wie Busarbitrierung, Plug and Play, IRQ-Sharing oder ID-Informationen Maximale theoretische Datenrate 10 MByte/s, real 1-2 MByte/s Seite 18 9
10 Typischer Aufbau eines 'alten PCs' Alle Signale an allen ISA Bus Steckplätzen sind gleich 1 Alle Steckplätze gleichberechtigt ISA Bus direkt am Prozessor (evtl. mit Treiberbausteinen getrennt) Steckkarten an fester Adresse eingeblendet, die evtl. mit Jumpern eingestellt werden kann. Genauso Interrupt und DMA Hauptspeicher IRQ Contr. 386 Proz. DMA Contr. Seite 19 ISA Bus: Signale A0 bis A23: Adressleitungen, direkt vom Prozessor oder DMA Controller ALE, BALE: Adresse von A0 bis A23 ist gültig Clk: normalerweise 8 MHz oder 10 MHz D0 bis D15: Datenleitungen DACKx, DRQx, TC (0-3, 5-7): DMA Steuerleitungen I/O Ch CK: Fehlerleitung zur Signalisierung einer defekten Komponente I/O Ch Rdy: 'Bremse', zur Verlängerung eines Buszyklus IOR, IOW, SMEMR, SMEMW, MEMR, MEMW: Read/Write Leitungen IRQx (3-7, 9-12, 14, 15): Interrupt Request Leitungen Reset, Master, OSC, Refresh, MEMCS16, IOCS16, 0WS, SBHE: Weitere Steuersignale Seite 20 10
11 ISA Bus: Kommunikation Jedem bekannten Erweiterungstyp wurden feste Adressen zugeordnet: Graphikkarte: Feste Memoryadresse: 0xA0000-0xBFFFF Festplattenkontroller: Feste I/O Adresse: 0x170-0x177 (S) und 0x1F0-0x1F7 (P) Serielle Adapter: Feste I/O Adresse: 0x3F8, 0x2F8, 0x3E8, 0x2E8 (je 7 Adressen) Parallele Adapter: Feste I/O Adresse: 0x278 und 0x378 (je 6 Adressen) Diskettenlaufwerk: 0x3F0-0x3F7 Problem 1: Die Hersteller neuer Erweiterungstypen wählen unabhängig voneinander freie Adressbereiche aus! Problem 2: Es kann nur eine Graphikkarte, 2 Festplattenkontroller,... verwendet werden! Seite 21 DMA Transfer am Beispiel des ISA Bus DMA steht für 'direct memory access', und bedeutet, daß der Prozessor die Daten nicht selber verarbeitet, sondern diese direkt von der Peripherie in den Speicher (oder umgekehrt) geschrieben werden 1 Keine Prozessorbelastung, höhere Geschwindigkeit möglich Notwendige Signale am ISA Bus: DRQx, DACKx, TC Vorgehensweise: Prozessor teilt Peripherie mit, wieviele und welche Daten transferiert werden sollen Prozessor teilt DMA Kontroller mit, wieviele und welche Daten transferiert werden sollen Alles Weitere übernimmt der DMA Kontroller: Die Leitungen DRQx und DACKx werden zur Synchronisation verwendet TC (Terminal Count) zeigt das Ende des Transfers an. Seite 22 11
12 DMA Transfer am Beispiel des ISA Bus: Memory -> ISA Karte Alle Signale sind high aktiv dargestellt, in Wirklichkeit sind manche low aktiv! Der Übersichtlichkeit halber wurden nicht alle benutzen Signale dargestellt! DRQx DACKx A0-A23 MemR D0-D15 IOW r Seite 23 Erster Transfer... letzter Transfer Zusammenfassung ISA Bus Vorteile des ISA Bus: Sowohl die Einsteckkarten als auch der ISA Bus selber ist einfach und billig herstellbar 'langsame' Buszyklen erlauben die Verwendung von Standardkomponenten Nachteile des ISA Bus: ungenaue Spezifikationen ergeben oft Probleme wenn viele Erweiterungskarten verwendet werden Es können nur maximal 16 MWorte adressiert werden Bei falsch konfigurierten Einsteckkarten können Kurzschlüsse an den Datenleitungen auftreten Seite 24 12
13 Die Zeit zwischen ISA und PCI PCI wurde 1992 ins Leben gerufen, gut 10 Jahre nach ISA Durch die vielen Einschränkungen und Probleme von ISA wurden vorher schon oft Versuche gemacht, andere Bussysteme zu etablieren: IBM Microchanel (MCA): Wurde von IBM als neuer Standard patentiert, und wegen Lizenzgebühren nicht von anderen Firmen anerkannt. MCA war nicht abwärtskompatibel zu ISA, aber in vielen Punkten besser. EISA (Extended ISA): Erweiterung von ISA, die Ende der 80'er Jahre eine Zeitlang propagiert wurde. Genauere Spezifikation, Abwärtskompatibilität zu ISA, 32 Bit Adressen und Daten wurden teilweise von MCA abgeschaut. (Vesa) Local Bus: Chaotische Zeit vor PCI, wo viele 486 PCs einen schnellen 'local Bus' eingebaut hatten. Mangels genauer Standards entstanden viele Inkompatibilitäten! Seite 25 PCI: Technische Daten Übersicht Synchroner Bus (im Gegensatz zu ISA!) : Alle Signale werden auf die steigende Taktflanke übernommen Taktraten von 33 MHz, 66 MHz und 133 MHz sind definiert, verwendet wird fast nur 33 MHz Adress/Daten Bus gemultiplexed, ein Datenwort/Adresswort normalerweise 32 Bit, 64 Bit sind auch spezifiziert, werden aber selten eingesetzt Sowohl 3,3 Volt als auch 5 Volt wird spezifiziert, bisher hauptsächlich 5 Volt, abzusehender Trend nach 3,3 Volt Prozessor unabhängiger Standard: wird sowohl im PC mit 486/Pentium als auch im Mac mit PowerPC Prozessor eingesetzt Seite 26 13
14 PCI: Die wichtigsten Leitungen Clk: Bustakt, auf dem alle Signale synchronisiert sind AD31 bis AD0: Adress/Datenbus C/BE3 bis C/BE0: Kommando/Byte auswahl Frame: Signalisiert eine neue Bustransaction (Adresse und Kommando) Irdy: Initiator Ready (Gerät, das den Buszugriff startet) Trdy: Target Ready (Gerät, auf den der Initiator zugreift) Clk Frame AD Adr Data1 Data2 Data3 Data 4 Irdy Trdy Seite 27 Beispiel: Initiator liest Daten von Target PCI: Definition von Kommandos C/BE3 bis C/BE0 haben folgende Funktion: In der Adressphase wird auf diesen Leitungen ein Kommand übertragen (vgl. Tabelle) In der Datenphase wird festgelegt, welche Bytes (32 Bit -> 4 Byte) gültige Daten enthalten Seite Interrupt Acknowledge 0001 Special Cycle 0010 I/O Read 0011 I/O Write 0100 Reserved 0101 Reserved 0110 Memory Read 0111 Memory Write 1000 Reserved 1001 Reserved 1010 Configuration Read 1011 Configuration Write 1100 Memory Read Multiple 1101 Dual Address Cycle 1110 Memory Read Line 1111 Memory Write and Invalidate 14
15 PCI: Configuration mit IDSEL Normalerweise beim Systemstart, aber auch während dem Betrieb Jeder PCI Slot hat ein eigenes Signal IDSEL, so daß die einzelnen Einsteckkarten unabhängig selektiert werden können. In dieser Phase werden Resourcen zugeteilt, dadurch werden Jumper auf der Steckkarte unnötig 32 Adressen mit 32-Bit Worten stehen als Konfigurationsraum zur Verfügung 8 unabhängige 'Funktionsblöcke' AD0-AD1: bei Konfigurationszyklen immer 0 AD2-AD7: Adressiert das Konfigurationswort enthält Unit ID, Manufacturer ID, Status,.. AD8-AD10: Adressiert den Funktionsblock (Funktionsblock 0: festgelegter Inhalt, Funktionsblöcke 1-7 frei für Benutzer) Seite 29 PCI: Busarbitrierung mit Req/Gnt Jeder PCI Slot hat eigene Req/Gnt Signale Wenn ein Gerät als Initiator einen Buszugriff starten will, setzt es das Request Signal Der PCI Controller setzt das Gnt Signal des Gerätes, welches als nächstes den Bus bekommt. Dadurch kann der Controller die Buszugriffe 'gerecht' verteilen. Clk Req Gnt Seite 30 Frame 15
16 PCI: Zusätzliche Feature Reset Leitung, um alle Geräte zu initialisieren Paritätsbit zur Datenkontrolle Interruptleitungen 2 Present Signale: 11 -> Kein Gerät, 10 -> 25 Watt, 01 -> 15 Watt, 00 -> 7,5 Watt 66 MHz enable Signal: Wird von Geräten, die nur 33 MHz unterstützen auf Masse gezogen. => Wenn es 1 ist, können alle angeschlossenen Gerät mi 66 MHz arbeiten. Optional: 64 Bit Daten JTag Test Pins Seite 31 16
Technische Informatik WS01/02 - I/O Standards
Vorüberlegungen Bussysteme Ein Bus kann nach folgenden Konzepten klassifiziert werden: Parallel oder Seriell 2 Geräte oder viele Geräte Bei vielen Geräten: Wie können diese angeschlossen werden (Sternförmig,
MehrHardware PCI-Bus. Dr.-Ing. Matthias Sand. Lehrstuhl für Informatik 3 (Rechnerarchitektur) Friedrich-Alexander-Universität Erlangen-Nürnberg
Hardware PCI-Bus Dr.-Ing. Matthias Sand Lehrstuhl für Informatik 3 (Rechnerarchitektur) Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2008/2009 Hardware PCI-Bus 1/23 2008-08-06 Übersicht Inhalt:
MehrHardware PCI-Bus. Dr.-Ing. Matthias Sand. Lehrstuhl für Informatik 3 (Rechnerarchitektur) Friedrich-Alexander-Universität Erlangen-Nürnberg
Hardware PCI-Bus Dr.-Ing. Matthias Sand Lehrstuhl für Informatik 3 (Rechnerarchitektur) Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2007/2008 Hardware PCI-Bus 1/23 2007-10-26 Übersicht Inhalt:
MehrSerielle Schnittstellen
Serielle Schnittstellen Grundbegriffe Seriell, Parallel Synchron, Asynchron Simplex, Halbduplex, Vollduplex Baudrate, Bitrate Serielle Datenübertragung Senden von Daten Bit für Bit 1 0 1 1 Serielle Datenübertragung
MehrDie RS Schnittstelle
Die RS232 -. Schnittstelle Referat in der Vorlesung Rechnerstrukturen C.Wehland ; A.Gerst Inhalt Überblick serielle PC-Schnittstelle Übertragungsparameter Signale der seriellen Schnittstelle Register der
MehrBusse. Dr.-Ing. Volkmar Sieh WS 2005/2006. Institut für Informatik 3: Rechnerarchitektur Friedrich-Alexander-Universität Erlangen-Nürnberg
Einleitung Bus-Konfiguration Bus-Arbitrierung Institut für Informatik 3: Rechnerarchitektur Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2005/2006 Einleitung Bus-Konfiguration Bus-Arbitrierung
MehrFachbereich Medienproduktion
Fachbereich Medienproduktion Herzlich willkommen zur Vorlesung im Studienfach: Grundlagen der Informatik I Datenübertragung Parallel z.b. PCI D0... D8 8 parallele Datenleitungen n parallele Steuerleitungen
MehrBusse. Dr.-Ing. Volkmar Sieh. Institut für Informatik 3: Rechnerarchitektur Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2008/2009
Busse Dr.-Ing. Volkmar Sieh Institut für Informatik 3: Rechnerarchitektur Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2008/2009 Busse 1/40 2008-10-13 Übersicht 1 Einleitung 2 Bus-Konfiguration
MehrKopplung Interaktion. TI-Übung 6. Kopplung Datenübergabe. RS232 Datenfluss (1) Teilnehmer. Ein-/Ausgabe. Interaktionsarten
Kopplung Interaktion TI-Übung 6 Ein-/Ausgabe Andreas I. Schmied (andreas.schmied@uni-ulm.de) AspectIX-Team Abteilung Verteilte Systeme Universität Ulm WS2005 Teilnehmer Prozessor Coprozessor (Co-)Prozessor
MehrKommunikation zwischen Mikrocontrollern
Kommunikation zwischen Mikrocontrollern Serielle Kommunikation Bitweises Übertragen der Daten nacheinander auf einer Leitung serielle Schnittstelle im PC und im Mikrocontroller = Standard große Anwendungsbreite
Mehr5 Direct Memory Access
5 Direct Memory Access oft werden lange Datenströme aus dem Speicher zur Peripherie ausgegeben, bzw. von der Peripherie in den Speicher eingelesen ( unnötige Belastung der CPU mit trivialen Aufgaben: Inkrementieren
Mehr5 Direct Memory Access (2) 5 Direct Memory Access. 5 Direct Memory Access (3) 5 Direct Memory Access (4)
5 Direct Memory Access oft werden lange Datenströme aus dem Speicher zur Peripherie ausgegeben, bzw. von der Peripherie in den Speicher eingelesen ( unnötige Belastung der CPU mit trivialen Aufgaben: Inkrementieren
MehrEin- Ausgabeeinheiten
Kapitel 5 - Ein- Ausgabeeinheiten Seite 121 Kapitel 5 Ein- Ausgabeeinheiten Am gemeinsamen Bus einer CPU hängt neben dem Hauptspeicher die Peripherie des Rechners: d. h. sein Massenspeicher und die Ein-
MehrDatenübertragung per Direct Memory Access (DMA)
Datenübertragung per Direct Memory Access (DMA) Durch einen direkten Speicherzugriff können die Daten ohne Umweg über den Prozessor in den Speicher geschrieben werden. So lässt sich die Ausführungsgeschwindigkeit
MehrSerielle Schnittstelle
Serielle Schnittstelle RS-232 ist ein Standard für eine bei Computern teilweise vorhandene serielle Schnittstelle, der in den frühen 1960er Jahren von dem US-amerikanischen Standardisierungskomitee Electronic
MehrExpressCard + PCMCIA
Der Spezialist für ADD-On Produkte Vers. 1.0_01.04.2014 ExpressCard + PCMCIA Gruppe 5 Unser Weg ist Ihr Ziel EXSYS Vertriebs GmbH Industriestr. 8 61449 Steinbach/Ts. Deutschland D - Deutschland verkauf@exsys.de
MehrKonverter. Gruppe 11. Unser Weg ist Ihr Ziel. Der Spezialist für ADD-On Produkte. Tel Fax Fax
Der Spezialist für ADD-On Produkte Vers. 1.1_01.09.2014 Konverter Gruppe 11 Unser Weg ist Ihr Ziel EXSYS Vertriebs GmbH Industriestr. 8 61449 Steinbach/Ts. Deutschland D - Deutschland verkauf@exsys.de
MehrWas ist FireWire? Einführung 1995 durch Apple und Sony, entwickelt seit 1986 vor allem durch Apple.
FireWire Was ist FireWire? FireWire bezeichnet eine serielle Schnittstellentechnik, deren meistgenutzte Versionen aktuell mit Datanübertragungen von 400 MBit/s oder 800 MBit/s arbeiten. Entwickelt um verschiedene
Mehr6. Peripheriegeräte und Schnittstellen
Abb. 6.1: Tastatur und Tastaturschnittstelle Abb. 6.2: Tastatur-SDU und Belegung der Stecker Abb. 6.3: Die Scan-Codes der MF-II-Tastatur Tastatur Tastaturkontaktmatrix Tastaturprozessor Tastaturkabel 11
MehrEMC: Parallel-I/O Folie: 2 Prof. Dr.-Ing. Alfred Rozek TFH Berlin
PIO-Karte für den PC Aufbau einer einfachen PC-Interface-Karte mit dem Portbaustein 8255 EMC: Parallel-I/O Folie: 1 Prof. Dr.-Ing. Alfred Rozek TFH Berlin Centronics-Schnittstelle 1 Dieser Baustein kontrolliert
MehrTeil 3: Parallel-I/O. Studiengang Technische Informatik (TI) Prof. Dr.-Ing. Alfred Rożek. nur für Lehrzwecke Vervielfältigung nicht gestattet
Teil 3: Parallel-I/O Studiengang Technische Informatik (TI) Prof Dr-Ing Alfred Rożek nur für Lehrzwecke Vervielfältigung nicht gestattet EMC45: Teil3 2112003 Folie: 1 Prof Dr-Ing Alfred Rozek Berlin Beispiel:
MehrSchnittstellen. 1 Allgemein. 2 Parallele Schnittstelle. Abb. 1 Datenübertragungsarten
Schnittstellen 1 Allgemein Das Problem der sogenannten Schnittstelle tritt insbesondere beim Anschluß eines Druckers an einen bereits vorhanden Computer auf. Schnittstellen (Nahtstellen) sind also immer
MehrDie serielle Schnittstelle in der MSR - Technik
Die serielle Schnittstelle in der MSR - Technik In der Mess- Steuer- und Regelungstechnik (MSR - Technik) werden für die Ansteuerung von Messgeräten oft serielle Schnittstellen verwendet. Aus leidvoller
MehrRECHNERARCHITEKTUR 1, HEFT 2: PERIPHERE INTERFACES. Heft 2 Periphere Interfaces - Bildteil
Heft 2 Periphere Interfaces - Bildteil (c) Prof. Dr. Wolfgang Matthes 2000 1 2 3. Einige Grundbegriffe RECHNERARCHITEKTUR 1, HEFT 2: PERIPHERE INTERFACES Abbildung 3.1 Interfacewandler (Prinzip) 4. Typische
MehrÜbersicht. Busse. Übersicht. Bus, Bridge, I/O-Controller. Einleitung Hersteller-Konfiguration Manuelle Konfiguration Programmierbare Konfiguration
Übersicht 1 Busse Dr.-Ing. Volkmar Sieh Institut für Informatik 3: Rechnerarchitektur Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2008/2009 2 Bus-Konfiguration 3 Bus-Arbitrierung Busse 1/40 2008-10-13
MehrAnhang. Spezifikationen
Anhang A Spezifikationen PC-Interface Automatische Ressourcen-Zuweisung (Plug&Play) ME-000 PCI/cPCI (Rev..) PCI Local Bus Spezifikation Version. ( bit, MHz, Universal-PCI: V/,V) ME-000 PCI-Express PCI-Express
MehrRessourcenübersicht Rack PC 840, Box PC 840
Ressourcenübersicht Rack PC 840, Box PC 840 RESOURCE_Rack840 Seite 1 von 5 Belegung der I/O-Adressen: IO-Adresse Größe Bedeutung (hex) von bis byte Grundfunktion mögliche alternative Funktion 0000 000F
Mehr11. Die PC-Schnittstelle
PC-Schnittstelle Funktion -1. Die PC-Schnittstelle.1. Funktion Die folgenden Angaben gelten ohne Einschränkung für den PC, PC-XT, PC-AT, AT-386, AT-486 und kompatible Rechner. Sie sind nur für jene interessant,
MehrVirtueller Speicher und Memory Management
Virtueller Speicher und Memory Management Speicher-Paradigmen Programmierer ein großer Adressraum linear adressierbar Betriebssystem eine Menge laufender Tasks / Prozesse read-only Instruktionen read-write
MehrRechnerorganisation. 1. Juni 201 KC Posch
.6.2 Rechnerorganisation. Juni 2 KC Posch .6.2 2 .6.2 Front Side Bus Accelerated Graphics Port 28 MHz Front Side Bus North Bridge RAM idge South Bri IDE USB PCI Bus 3 .6.2 Front Side Bus Front Side Bus
MehrISA96 HD-Card. Technische Beschreibung
Computertechnik GmbH ISA96 HD-Card Technische Beschreibung Bestellnummern: Bitte der aktuellen Preisliste entnehmen. Ihr Ansprechpartner: 1999 by Janich & Klass Computertechnik GmbH, Wuppertal 02.03.99
MehrBus: Literatur. Bus: Agenda. Bus: Timeline. Bus: Motivation. 78 Bussysteme PC-Technologie. allgemein, ISA: Motivation für Busse
Bus: Agenda Motivation für Busse ISA-Bus im PC/XT und PC/AT ISA Plug and Play EISA, MCA, VLB PCI-Bus AGP Bus: Motivation Komponenten direkt verbinden: viele Signale irreguläre Struktur Bus: n-signale plus
MehrXT - NANO - XXL XT-NANO-XXL
XT - NANO - XXL MADE IN GERMANY XT-NANO-XXL Mit seinen extrem geringen Ausmaßen von nur 20 x 34 mm ist das neue XT-NANO XXL Modul besonders gut geeignet, auch in sehr kleine Endgräte integriert zu werden.
MehrKapitel 18. Externe Komponenten
Kapitel 18 Externe Komponenten 31.05.11 K.Kraft E:\MCT_Vorlesung\MCT2011\Externe_31\Externe.odt 18-1 Anschluss von externen Komponenten Einfachste Art : Direkt an einem Port Beispiel Ausgabe : 7-Strich
MehrTechnische Kurzinformation. Umstellung auf RoHS-konforme Kommunikationskarten
e DIN EN ISO 9001:2000 zertifiziert H ADDI-DATA GmbH Airpark Business Center Airport Boulevard B210 77836 Rheinmünster Deutschland +49 7229 1847 0 Technische Kurzinformation Umstellung auf e Kommunikationskarten
Mehr9 CNC-Backpanel xx.x
CNC-Backpanel 48.01.00xx.x CNC-Backpanel...2 48.01.0002.x...2 48.01.0003.x...4 48.01.000.x...6 48.01.0010.x...8 48.01.0013.x...10 48.01.0014.x...12 48.01.0016.x...14 Anschlüsse...16 Kabel 1 - Universeller
MehrInhalt Teil 8 (PCI-Bus) aus 5. Busse und Systemstrukturen
Inhalt Teil 8 (PCI-Bus) aus 5. Busse und Systemstrukturen 1 5.6 Der PCI-Local-Bus 5.6 Der PCI-Local-Bus (Peripheral Component Interconnect Bus) 2 Bridge Prozessor Cache Speicher Memory-Controller PCI-Bus-Controller
MehrHardware Leitungscodierung
Hardware Leitungscodierung Dr.-Ing. Matthias Sand Lehrstuhl für Informatik 3 (Rechnerarchitektur) Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2007/2008 Hardware Leitungscodierung 1/16 2007-11-05
MehrZenit Music
13.05.2013 (1) Allgemeines (2) Vorwissen(?) (3) Funktionsweise des (4) -RS232 (5) beim ATMEGA 32 13.05.2013 2 Allgemeines 13.05.2013 3 : Universal Asynchronus Reciever and Transmitter 13.05.2013 4 : Universal
MehrChipsatz und untergeordnete. (erweiterte) Systembusse ISA, PCI, PCIe
Chipsatz und untergeordnete (erweiterte) Systembusse ISA, PCI, PCIe NVIDIA ist eines der Kernmitglieder der PCI Express SIG PCI wurde als BUS zwischen der entstandenen North und Southbridge von Intel 1992
MehrHardware Software Handshake UART. Maik Holzhey. Fakultät IV Technische Universität Berlin. 22. Mai 2014
Fakultät IV Technische Universität Berlin 22. Mai 2014 Begriffsklärung Begriffsklärung Universal Asynchronous Receiver and Transmitter serielle Schnittstelle - asynchroner Modus serielle Schnittstelle
MehrMikroprozessortechnik Grundlagen 1
Grundlagen - Grundbegriffe, Aufbau, Rechnerarchitekturen, Bus, Speicher - Maschinencode, Zahlendarstellung, Datentypen - ATMELmega28 Progammierung in C - Vergleich C und C++ - Anatomie eines µc-programmes
MehrSchaltungshinweise zum Linux Control System mit DIL/NetPC DNP/7520
Schaltungshinweise zum Linux Control System mit DIL/NetPC DNP/7520 Das Linux Control System ist eine typische Anwendung für das Linux Control Modul DIL/NetPC DNP/7520. Die Abbildung 1 zeigt die Blockschaltung.
MehrSerielle Datenübertragung. TeilB: Serielle Schnittstellen. Serielle Datenübertragung Minimalverkabelung
TeilB: Serielle Schnittstellen Serielle Schnittstelle 20mAStromschnittstelle Serielle SchnittstelleRS 485 Serielle Datenübertragung Datenwerdennacheinander(d.h.in Serie)übertragen. Gemeintisti.d.R.bitseriell.
MehrDMX Digital Multiplex
DMX Digital Multiplex Digitales Steuerprotokoll Veranstaltungstechnik Pascal S. Technische Universität Berlin 08. Mai 2013 1 / 26 Inhaltsverzeichnis 1 Motivation 2 Datenprotokolle 3 Übertragungsverfahren
MehrDST EINFÜHRUNG IN MRT (V2)
DST EINFÜHRUNG IN MRT (V2) Aufgabe: Reaktionstester 1. Pflichtenheft Taster an -PA0 8 LEDs an PCx LCD-Anzeige für Ergebnis Die LEDs an Port C sollten unerwartet irgendwann angehen! Jetzt wird die Zeit
MehrHandbuch Interface RS232 <> RS485
Handbuch Interface RS RS485 W&T Release 1.0 Typ 8600 06/00 by Wiesemann & Theis GmbH Irrtum und Änderung vorbehalten: Da wir Fehler machen können, darf keine unserer Aussagen ungeprüft verwendet werden.
MehrSB 500 Softwarekonfiguration und Einstellung der Jumper
SB 500 Softwarekonfiguration und Einstellung der Jumper Version 1.6 TCC GmbH März 2001 Inhaltsverzeichnis Überblick...1 Öffnender Box...2 Position der Jumper auf der Platine...2 Einstellung der RD Leitung...3
MehrAufgabe 2 - Erweiterung um PIC und Interrupts
Aufgabe 2 - Erweiterung um PIC und Interrupts Dr.-Ing. Volkmar Sieh Department Informatik 3: Rechnerarchitektur Friedrich-Alexander-Universität Erlangen-Nürnberg WS2010/2011 Aufgabe 2 - Erweiterung um
MehrDer Chaos Computer Club Trier präsentiert:
Der Chaos Computer Club Trier präsentiert: Die USB und FireWire Story USB & FireWire Entwicklung Funktionsweise Gemeinsamkeiten Unterschiede Zukunft Wie sah die Welt vorher aus? Und die Schnittstellen?
MehrUSB. Susanne Grein Hochschule RheinMain Fachseminar 2009
USB Susanne Grein Hochschule RheinMain Fachseminar 2009 Begriffsklärung Bus? Universal Serial Bus Seriell: Bits nacheinander auf einer Leitung übertragen Verbindung Computer - Peripheriegerät Eigenschaften
Mehr9 50.01.00.9 50.01.00.9-1 -
50.01.00. PC-Backpanel...2 50.01.00.x...2 Anschlüsse...4 Stecker 2 und 3 - DC-Spannungsversorgung für IPC... 4 Kabel 5 - DC-Spannungsversorgung... 4 Kabel 12 - VGA-Monitor... 5 Kabel 13-16 - COM-Schnittstellen...
MehrBusarchitekturen im PC. Roland Zenner, 03INF
Busarchitekturen im PC Roland Zenner, 03INF Agenda Einleitung Geschichtliche Entwicklung Ausgewählte Bussysteme ISA/EISA Bus PCI Bus PCI Express USB Quellen Roland Zenner, 03INF 2 Einleitung Definition
MehrDer CAN-Bus (Controller Area Network)
Der CAN-Bus (Controller Area Network) Was ist das und wozu braucht man das? Jürgen Stuber 2012-10-03 Jürgen Stuber () Der CAN-Bus (Controller Area Network) 2012-10-03 1 / 15 Anwendungen KFz Jürgen Stuber
MehrDALI SCI RS232 DALI RS232 PS
DALI SCI RS232 DALI RS232 PS Datenblatt DALI RS232 Interface Schnittstelle zur Kommunikation zwischen PC (oder einer SPS) und Modulen in einem DALI-Lichtsystem Art. Nr. 22176438-HS Art. Nr. 24166096-PS-DE
MehrDALI SCI RS232. Datenblatt. DALI RS232 Interface. Schnittstelle zur Kommunikation zwischen PC (oder einer SPS) und Modulen in einem DALI-Lichtsystem
DALI SCI RS232 Datenblatt DALI RS232 Interface Schnittstelle zur Kommunikation zwischen PC (oder einer SPS) und Modulen in einem DALI-Lichtsystem Art. Nr. 22176438-HS ersetzt: Art. Nr. 86458525 (DIN-Rail)
MehrAufgabe 2 - Erweiterung um PIC und Interrupts
Aufgabe 2 - Erweiterung um PIC und Interrupts Rainer Müller Department Informatik 4 Verteilte Systeme und Betriebssysteme Friedrich-Alexander-Universität Erlangen-Nürnberg WS 2014/2015 R. Müller Erweiterung
MehrBeschreibung RS232-Protokoll für POWER-TRAP Fotovoltaik-Wechselrichter (ab Protokollversion ENS1 = 5 und ENS2 = 6)
Beschreibung RS232-Protokoll für POWER-TRAP Fotovoltaik-Wechselrichter (ab Protokollversion ENS1 = 5 und ENS2 = 6) 1. Allgemein Da die RS232-Schnittstelle elektrisch auch mit der RS485-Schnittstelle verbunden
MehrHandbuch CompactPCI-Karten
Handbuch CompactPCI-Karten W&T Typ 1341 1361 Version 1.0 05/004 by Wiesemann & Theis GmbH Irrtum und Änderung vorbehalten: Da wir Fehler machen können, darf keine unserer Aussagen ungeprüft verwendet werden.
MehrXT - NANO - SXL XT-NANO-SXL
XT - NANO - SXL MADE IN GERMANY XT-NANO-SXL Mit seinen extrem geringen Ausmaßen von nur 22 x 34 mm und seiner kompakten Bauform ist das XT-NANO-SXL Embedded - Netzwerk Modul besonders gut geeignet, auch
MehrFU-232-A Funkmodem. Februar 2004
Seite 1/6 Funkmodem Februar 2004 - Industrie-Funk-Modem 433,42MHz - Hohe Reichweite (bis 400m Freifeld)! - Feste Schnittstellen-Baudrate 9600 Bit/s mit internem Puffer - Halbduplex mit Hardware-Handshake
MehrBedienungsanleitung / Handbuch / Datenblatt
Bedienungsanleitung / Handbuch / Datenblatt Sie benötigen einen Reparaturservice für Ihren Etikettendrucker oder suchen eine leicht zu bedienende Etikettensoftware? Wir helfen Ihnen gerne weiter. Ihr Partner
MehrCPCI P7/203. Computertechnik GmbH
Die ist eine Pentium - basierte Prozessorkarte für Sockel7- Prozessoren, bei der zeitgemäße Performance, Robustheit für den rauen Industrieeinsatz und Flexibilität bezüglich der Systemkonfiguration ineinandergreifen.
MehrHardware-Komponenten. DI (FH) Levent Öztürk
Hardware-Komponenten DI (FH) Levent Öztürk Motherboard/ Hauptplatine Die Hauptplatine ist die zentrale Platine eines Computers. Auf ihr sind die einzelnen Bauteile wie Hauptprozessor (CPU), Speicher, der
MehrBussysteme (am Beispiel: SCSI)
Studiengang Technische Informatik Rechnerstrukturen Labor Dozent: Prof. Dr. Risse Studenten: Mathias Eller (Mat.Nr.: 497 302 590) Datum: 14. Mai 2001 Seite 2 von 10 Inhaltsverzeichnis Geschichte von SCSI...3
MehrVerfasser: Stefan Fritzen Thema : Die Netzwerkkarte Autor : Stefan Fritzen Fach : Kommunikation -1-
Thema : Die Netzwerkkarte Autor : Stefan Fritzen Fach : Kommunikation -1- Inhaltsverzeichnis : Seitenangabe : 1. Deckblatt 2. Inhaltsverzeichnis 3. Einleitung 4. Aufbau der Netzwerkkarte 5. Bild einer
Mehr140 ESI Kommunikationsmodul
140 ESI 062 00 Automatisierungssysteme GmbH Gutenbergstr. 16 63110 Rodgau Telefon: 06106/84955-0 Fax: 06106/84955-20 E-Mail: info@ohp.de Internet: http://www.ohp.de Stand: 01.08.2003 Seite - 1- 1 Allgemeines
MehrUSB-Tastatur/Maus: 2 USB-A-Buchse. Varianten -ARU und -ARU2
Allgemeine Eigenschaften der Serie DVI-VISION-FIBER-SERIE Rechner entfernten Arbeitsplatz Video: PS/2-Tastatur/Maus: USB-Tastatur/Maus: Audio: : RS232: PS/2-Tastatur/Maus: USB-Tastatur/Maus: Generic-HID:
Mehr4.0 Der Atmel AT89LPx052 Mikrocontroller
4.0 Der Atmel AT89LPx052 Mikrocontroller Die ersten beiden Derivate der Atmel LP Familie sind der AT89LP2052 und der AT89LP4052 in verschiedenen Gehäusevarianten mit 2 Kbytes bzw. 4 KBytes Flash. Gegenüber
MehrVariante -ARU. Variante -ARU2. Service: 1 Mini-USB-Buchse (Typ B) Audio Übertragungsart: transparent, bidirektional
Technische Daten Technische Daten Allgemeine Eigenschaften der Serie DVI-VISION-CAT-SERIE Rechner entfernten Arbeitsplatz lokalen Arbeitsplatz Sonstige Schnittstellen Video: PS/2-Tastatur/Maus: USB-Tastatur/Maus:
MehrRechnerstrukturen Winter SPEICHER UND CACHE. (c) Peter Sturm, University of Trier 1
9. SPEICHER UND CACHE (c) Peter Sturm, University of Trier 1 Inhalt Grundlagen Speichertypen RAM / ROM Dynamisches RAM Cache- Speicher Voll AssoziaNv n- Wege AssoziaNv Direct Mapping Beispiel: 8 Bit- Register
MehrUnified-E Modbus Adapter
Unified-E Modbus Adapter Betrifft: Version 1.5.0.0 und höher Stand: Februar 2017 Inhalt 1 Allgemeines... 2 2 Adapter-Parameter in Unified-E... 2 3 Adressierung von Datenpunkten... 4 Unified-E Modbus Adapter
MehrZur Startseite Zur Artikelübersicht Der RS485 Bus
Zur Startseite Zur Artikelübersicht Der RS485 Bus Einleitung Der RS485 Bus ist eine sehr interessante Schnittstelle. Dieser Artikel erklärt was der RS485 Bus eigentlich ist, wie er funktioniert und wo
MehrEX Slot Box Zur Erweiterung um 2 PCI & 2 PCI-EXpress Anschlüsse
Bedienungsanleitung 4 Slot Box Zur Erweiterung um 2 PCI & 2 PCI-EXpress Anschlüsse V1.1 18.03.13 Inhaltsverzeichnis 1. BESCHREIBUNG... 3 2. LAYOUT... 3 3. HARDWARE INSTALLATION... 4 4. ANSCHLUSSBEISPIEL...
MehrZugriff auf die serielle Schnittstelle im Pollingbetrieb
Zugriff auf die serielle Schnittstelle im Pollingbetrieb Wie funktioniert prinzipiell die serielle Schnittstelle? Wie der Name schon andeutet, werden bei der seriellen Schnittstelle die Daten nacheinander
MehrRechnerstrukturen. 5. Speicher. Inhalt. Vorlesung Rechnerstrukturen Wintersemester 2002/03. (c) Peter Sturm, Universität Trier 1.
Rechnerstrukturen 5. Speicher 5.1 Motivation Speichertypen RAM / ROM Dynamisches RAM Inhalt Cache-Speicher Voll Assoziativ n-wege Assoziativ Direct Mapping 5.2 (c) Peter Sturm, Universität Trier 1 Der
MehrEX Slot PCI Box Zur Erweiterung um 4 PCI Anschlüsse für ExpressCard
Bedienungsanleitung EX-1015 4 Slot PCI Box Zur Erweiterung um 4 PCI Anschlüsse für ExpressCard V1.1 15.03.13 EX-1015 4 Slot PCI-Erweiterung Inhaltsverzeichnis 1. BESCHREIBUNG 3 2. LAYOUT 3 3. HARDWARE
MehrBeschreibung Modell Motorspindel
Beschreibung Modell Motorspindel Allgemein : Mit dem Modell Motorspindel können sowohl Übungen im Bereich der Regelungstechnik als auch Aufgaben in der Controllertechnik mit allen gängigen Bussystemen
MehrTeil VIII Von Neumann Rechner 1
Teil VIII Von Neumann Rechner 1 Grundlegende Architektur Zentraleinheit: Central Processing Unit (CPU) Ausführen von Befehlen und Ablaufsteuerung Speicher: Memory Ablage von Daten und Programmen Read Only
MehrC-DIAS-Serielles-Interface CSI 021
C-DIAS-Serielles-Interface CSI 021 Das CSI 021 ermöglicht die Kommunikation über 2 unabhängige UART s. Es stehen 2 x RS232/485/422 Ausgänge zur Verfügung. Diese Ausgänge sind per Software umschaltbar.
MehrEX PCI & 2 PCI-E
Bedienungsanleitung EX-1041 2 PCI & 2 PCI-E Box Zur Erweiterung von 2 PCI & 2 PCI-Express Anschlüsse für lange Karten inklusive internem 220Watt Netzteil V1.3 18.12.13 EX-1041 2 PCI & 2 PCI-E Slot Erweiterung
MehrACW6 V100. Messtechnik Einsteckkarte für das GIMT-System. Dokumentation ACW6 Einsteckkarte. Dokumentation. Revision: 1.00
ACW6 V100 Messtechnik Einsteckkarte für das GIMT-System Dokumentation Revision: 1.00 Status: Vorläufig Datum: 29.01.02 Status: Vorläufig Ingenieur-Büro Haas Seite 1/16 Inhaltsverzeichnis Inhaltsverzeichnis...
MehrRGB-Sequenzer RS232 RS485 MDX512 AD / IO Platine
RGB-Sequenzer RS232 RS485 MDX512 AD / IO Platine HARDWARE Platine Osram LED controller 85 x 130 mm, Industriestandard, doppelseitig, Lötstop, Positionsdruck Halterung 4 Bohrlöcher 2,8 mm Durchmesser Ein-
MehrEX Slot PCI Box Zur Erweiterung um 4 PCI Anschlüsse für lange Karten inklusive internem 220Watt Netzteil
Bedienungsanleitung EX-1031 4 Slot PCI Box Zur Erweiterung um 4 PCI Anschlüsse für lange Karten inklusive internem 220Watt Netzteil V1.1 18.03.13 EX-1031 4 Slot PCI-Erweiterung Inhaltsverzeichnis 1. BESCHREIBUNG
MehrMikrocomputertechnik. 5. Systembus R/W. Ein Mikroprozessor kommuniziert über den Systembus mit Speicher und I/O. Der Ablauf erfolgt in zwei Schritten:
5. Systembus Ein Mikroprozessor kommuniziert über den Systembus mit Speicher und I/O Der Ablauf erfolgt in zwei Schritten: o o Anlegen von Adressen und Schreib/LeseRichtung Schreiben bzw. Lesen der Daten
MehrVariante -ARU. Variante -ARU2. Service: 1 Mini-USB-Buchse (Typ B) Audio Übertragungsart: transparent, bidirektional
Technische Daten Allgemeine Eigenschaften der Serie DP-VISION-CAT-SERIE Rechner Sonstige Schnittstellen PS/2-Tastatur/Maus: USB-Tastatur/Maus: Audio: : RS232: PS/2-Tastatur/Maus: USB-Tastatur/Maus: Generic-HID:
MehrIndustrielle Kommunikation / GPRS/UMTS/LTE / Fernwirksysteme / Steuerungen
Telemetriemodule GPRS Datenübertragung, I/Os, SPS und Datenlogger in einem Gerät Ganz egal ob Temperaturen, Durchflussmengen, Zeiten, Füllstände oder Energieverbräuche gemessen, angezeigt und gesteuert
MehrEX Slot PCI Box Zur Erweiterung von 4 PCI Anschlüsse für lange Karten inklusive internem 220Watt Netzteil
Bedienungsanleitung EX-1031 4 Slot PCI Box Zur Erweiterung von 4 PCI Anschlüsse für lange Karten inklusive internem 220Watt Netzteil V1.3 17.12.13 EX-1031 4 PCI Slot Erweiterung Inhaltsverzeichnis 1. BESCHREIBUNG
MehrLabor Computertechnik (LCT) Laborbericht zu Versuch: 1 Logikanalysatortechnik und RS232
Labor Computertechnik (LCT) Laborbericht zu Versuch: 1 Logikanalysatortechnik und RS232 Andreas Hofmeier Auftraggeber: Prof. Dipl.-Ing. S. Myrzik, Fachhochschule Bremen Durchführung am: 22.03.2006 Ort
MehrIntelligenter Modemadapter für den PC
Intelligenter Modemadapter für den PC Jürgen Hasch, DG1SCR, Meisenstr. 23, 73066 Uhingen Motivation Möchte man an einem PC mehrere Modems betreiben, so hat man die Wahl zwischen einer quasi-passiven Lösung
MehrBetriebsanleitung EFR3000
ZIEHL industrie elektronik GmbH + Co KG Daimlerstraße 13, D 74523 Schwäbisch Hall + 49 791 504-0, info@ziehl.de, www.ziehl.de Temperaturrelais und MINIKA Strom- und Spannungsrelais Messgeräte MINIPAN Schaltrelais
MehrTechnical Note 0306 ewon
Technical Note 0306 ewon Variablen (Tags) aus einer Omron Steuerung auslesen - 1 - Inhaltsverzeichnis 1 Allgemeines... 3 1.1 Information... 3 1.2 Hinweis... 3 2 Omron CJ1... 4 2.1 Einstellungen in der
Mehr3. Rechnerarchitektur
ISS: EDV-Grundlagen 1. Einleitung und Geschichte der EDV 2. Daten und Codierung 3. Rechnerarchitektur 4. Programmierung und Softwareentwicklung 5. Betriebssyteme 6. Internet und Internet-Dienste 3. Rechnerarchitektur
MehrSo funktionieren Computer
So funktionieren Computer Ein visueller Streifzug durch den Computer & alles, was dazu gehört Ron White Illustrationen: Timothy Edward Downs und Sarah Ishida Alcantara Übersetzung aus dem Amerikanischen:
MehrTechnische Daten. Allgemeine Eigenschaften der Serie. Schnittstellen für Rechner. Video: 3,5-mm-Klinkenbuchse (Line Out) USB 2.
Technische Daten Allgemeine Eigenschaften der Serie DP-VISION-CAT-SERIE Rechner Sonstige Schnittstellen PS/2-Tastatur/Maus: USB-Tastatur/Maus: Audio: : RS232: PS/2-Tastatur/Maus: USB-Tastatur/Maus: Generic-HID:
Mehr