Allgemeine technische Richtlinien

Ähnliche Dokumente
Technische Richtlinien

Technische Richtlinien Leiterplatten

Technologie Starre Leiterplatten Rev Für den aktuellsten Stand besuchen Sie bitte

Im Onlineshop wird FR4 Material mit einem TG135 verwendet.

Technologische Informationen bezüglich Leiterplatten von der Firma Basista Leiterplatten

Leiterplatten Pool-Service

Leiterplattenhandbuch

IPC-zertifizierte. Schulungen. Schulungen und IPC-Richtlinien in der Lieferkette. Design. Baugruppen

Wellenlöten, Durchstecktechnik (THT), Handlöten, Einpresstechnik, Kabelfertigung

Leiterplatten mit oberflächenmontierten Bauelementen

Insulated Metallic Substrate (IMS-Leiterplatten)

Technologie Aluminium-IMS-Leiterplatten Rev Für den aktuellsten Stand besuchen Sie bitte

Wie heißt Aufbau- und Verbindungstechnik im englischen und was versteht man unter AVT? Aus welchen Teilbereichen besteht die Mikroelektronik?

LEDlight 14 starr ist mit ultahellen SMD LEDs auf einer festen Leiterbahn bestückt.

Die Bedingungen der richtigen Vorbereitung von Leiterplattenprojekten zur Herstellung

Regeln Regel n für di ür e di Nutzen ges tzen ges ltun tun Sven N ehrd r ic i h Jenaer aer L eit ei er t p er lat l t at en Gm G b m H

Dipl.-Ing. Martin Sachs, DB Electronic Daniel Böck GmbH

Die Anwendung druckbarer Heatsinks zur Lösung thermischer Probleme auf Leiterplatten

EMS Anforderungen Für die optimale Planung und Fertigung von elektronischen Baugruppen

Datenblatt. LEDlight flex 14-12V DC constant current. LEDlight flex ist mit ultrahellen SMD LEDs auf einer flexiblen Leiterbahn bestückt.

Aus welchen Teilbereichen besteht die Mikroelektronik? Halbleitertechnik und AVT. Engl.: "packaging and interconnection technologies"

5. Kapitel / Arnold Wiemers

Versuchsanleitung SMD-Bestückung

ВОСТОК-ИНТЕР Collect fasteners (6267) 32796, 35892

Bohrungen. Publikationen

Antworten zu Fragenkatalog Leiterplattenmaterial 17/05/2011

LeiterplattenAkademie. Leiterplatten 50...Basismaterial. Arnold Wiemers. Seminar und Tutorial

Regeln für die Nutzengestaltung

Die Basis Ihrer Technologie

Webinar HDI Microvia Technologie - Kostenaspekte

Flexible und starr-flexible Schaltungen

IPC Teil: 3A. IPC Richtlinien für Design von HDI. Die Geburt der HDI Leiterplatte

Aufbau von Starr-Flex Leiterplatten

Rainer Taube Seminar bgt1 Baugruppentechnologie Strategien und Verfahren für die Fertigung von zuverlässigen elektronischen Baugruppen

Jenaer Leiterplatten GmbH. Darstellung der Technologie zur Herstellung von LP mit erhöhten Anforderungen. Seite 1

2 Löttechnik. 2.1 Tipps und Tricks zum Thema Löten. HSR Hochschule für Technik Rapperswil

Grundlagen der Leiterplatten- Baugruppen- Entwicklung und Fertigung

Flex-LP und Starr-Flex-LP aus der Sicht des Bestückers...

VDE/VDI-SCHULUNGSBLÄTTER FÜR DIE LEITERPLATTENFERTIGUNG. Mechanische Bearbeitung. Stanzen

Qualifikation und Leistungsspezifikation für flexible Leiterplatten

Leiterplatten / Platinen / pcb

Schoeller-Electronics GmbH Tel: +49(0) Marburger Straße 65 Fax: +49(0) Wetter

Leiterplatten 1. Arnold Wiemers. LeiterplattenAkademie. Seminar

Richtlinien für das Design und das Bestellen von Nutzen für Leiterplatten im Pool

EINFÜHRUNG. bei Elektro- und Elektronikgeräten, die ab den neu in Vehrkehr gebracht werden.

Alle Rechte vorbehalten. Nachdruck, auch auszugsweise, ist ohne unsere Genehmigung nicht gestattet.

Einpresszone [bewährte Geometrien]

Leiterplatten 6 Hochschulseminar

Designrichtlinien. Zur Leiterkarten- und Baugruppenfertigung sowie Layouterstellung. exceet electronics GesmbH. Wildbichler Straße 2e / A Ebbs


TEPZZ A T EP A2 (19) (11) EP A2 (12) EUROPÄISCHE PATENTANMELDUNG

Aktuelle IPC Standards Einsatz im Produktentstehungsprozess

Oberflächen von Leiterplatten im Prototyping

zu geben und stehen gerne für detailliertere Auskünfte zur Verfügung Bungard Sur Tin Chemisch Zinn

Webinar 2014: Vorteile für Starrflex & Co.: Impedanzkontrolle für gute Signalintegrität. Würth Elektronik Circuit Board Technology


SS30AT/SS40A/SS50AT. Bipolare Hall-Effekt-Magnet- Positionssensoren

Kriterien der Bewertung der Qualität der von der Firma Pilkington IGP Sp. z o.o. produzierten Glaserzeugnisse

Effiziente Wärmeableitung von PCB-Power-Modulen

LED Installationshinweise

21. Kapitel / Arnold Wiemers

Anliefer- und Verpackungsvorschrift

LEITLINIE Nr. 9 ZUR ANWENDUNG DER RICHTLINIE ÜBER DIE SICHERHEIT VON SPIELZEUG (88/378/EWG) Einstufung von Büchern

1 Einführung Ausgangslage und inhaltliche Zielsetzung Aufbau des Handbuchs 3. 2 Kriterien für den Einsatz von MID 7

UNTERNEHMEN. Forschungsschwerpunkt Technologien der Mikroperipherik 1

Leiterplatten. Glossar Leiterplatten

1) S56I : einseitig Corona-behandelte Folie (Innenseite gewickelt) 2) S56O : einseitig Corona-behandelte Folie (Außenseite gewickelt)

Erleichtern Sie sich die Arbeit und nutzen Sie die PCB Design Rules von Basista Leiterplatten. Laden Sie einfach die Daten herunter:

Mikrofeinstleitertechnik

Fertigungsgerechtes Design und Fertigungsgerechte Daten aus der Sicht des Leiterplatten-Herstellers

LEITERPLATTENTECHNIK

14. FED-Konferenz 2006 Workshop 8 Durchgängige Anwendung von IPC-Richtlinien im Entstehungsprozess von Elektronik

Leiterplatten. Glossar Leiterplatten

12.1 PARTNER ANWENDUNGEN LOGOANWENDUNG WERBEMITTEL

SMD-Leiterplattenklemmen So klein kann groß sein

IMS Isulated Metallic Substrate


DEUTSCHE NORM DIN 571. Entwurf. Dieser Norm-Entwurf mit Erscheinungsdatum wird der Öffentlichkeit zur Prüfung und Stellungnahme vorgelegt.

Herstellen von Platinen

Technische Daten für Thermoelemente Allgemeine Informationen

LEITO. Why pool? we got the ocean! Leiterplatten. online bestellen unter

P R Ü F B E R I C H T

Anlage 4 zur Hygiene-VO der ÖÄK Risikobewertung und Aufbereitungsverfahren für Medizinprodukte in Ordinationen und Gruppenpraxen

Sechskant-Hutmuttern, hohe Form -

Hinweise. Barcodeverlegung in LJU-Systemen. für LJU OLM-708 SICK OLM-x. LJU Automatisierungstechnik GmbH

Bypässe für hohe Ströme Wirelaid - Partielle Hochstromlösungen, Technologie und Anwendung.

Webinar: Wärmemanagement 2013 Würth Elektronik Circuit Board Technology

Flexible- und Starrflexible Leiterplatten

Seminar Leiterplatten 3...HighSpeedLeiterplatten

Prüfverfahren Prof. Redlich 1. Bestückungsverfahren Beispiel: Herstellung eines elektronischen Gerätes

LEITERPLATTEN- HERSTELLUNG

Grundausstattung mit IPC-Richtlinien für das Design, die Fertigung von Leiterplatten und elektronischen Baugruppen

smt packaging 2015 PCB/Forum

LED Lampen. Eur.Phys. Dipl. Ing. Alfred Mörx. diam consult, Wien

12. Kapitel / Arnold Wiemers, Rainer Taube

Webinar 2013: Verbesserte Signalintegrität durch impedanzangepasste Leiterplatten

PC/104, PC/104 -Plus, VarPol Steckverbinder

Richtlinien für Fertigungsunterlagen und -ablauf

Short-Jumps. 3-D hat Zukunft

Transkript:

Allgemeine technische Richtlinien Zweck Diese Richtlinie legt die Ausführungs-Qualität der durch B&D electronic print Limited & Co. KG gelieferten Leiterplatten fest, sofern die Herstellung nicht nach Ihren kundenspezifischen Bedingungen zu erfolgen hat. Grundlage Die Herstellung von Leiterplatten erfolgt in jeder Beziehung nach den gültigen IPC-Richtlinien und Normen. Diese bilden auch die Grundlagen für die nachfolgenden Richtlinien.. Geltungsbereich dieser Richtlinie Die vorliegenden Technischen Richtlinien gelten zusammen mit den technischen Unterlagen und der Bestellung für folgende Leiterplattentypen:einseitige-und doppelseitige kaschierte Leiterplatten durchkontaktierte Leiterplatten Multilayer Leiterplatten konventionelle und SMD Technologien Starrflex Leiterplatten -flexible Leiterplatten Bestehen gegenüber den Angaben in den Herstellunterlagen des Kunden (Zeichnung, Bohrplan, Daten-Files, etc.) und diesen Richtlinien Abweichungen, so gelten die Angaben in den Herstellunterlagen. Produktklassen nach IPC-A600 und IPC-2221 Klasse 1: Allgemeine Elektronikprodukte Hierunter fallen Produkte der Konsumgüterindustrie, einige Computertypen sowie deren Peripherie-Hardware, genauso wie allgemeine militärische Produkte, bei denen oberflächliche Unzulänglichkeiten nicht von Bedeutung sind und die Hauptforderung das Funktionieren der Baugruppe ist. Allgemeine Industrieproduktion Hierunter fallen Produkte aus der Kommunikationstechnik, Geräte und Instrumente, an die höhere Anforderungen gestellt werden, sowie militärische Produkte, die eine hohe Leistung und lange Lebensdauer bedingen. Bestimmte oberflächliche Unzulänglichkeiten können toleriert werden.

Elektronische Produkte mit hoher Zuverlässigkeit Hierunter fallen Produkte für den kommerziellen und militärischen Bereich, für welche kontinuierliche oder unterbrechungsfreie Funktionsbereitschaft ausschlaggebend ist. Leiterplatten und Baugruppen dieser Klasse werden eingesetzt, wenn hohe Sicherheitsanforderungen bestehen und der Betrieb lebensnotwendig ist. Ein Ausfall, wie beispielsweise in lebenserhaltenden Einheiten oder Waffensystemen ist nicht tolerierbar. Komplexitätsgrad nach IPC-2221 Mit dem Komplexitätsgrad wird die Stufe der Produzierbarkeit einer Leiterplatte beschrieben. Der ausgewählte Komplexitätsgrad wird je nach Anforderung bestimmten Leiterbildbestandteilen zugeordnet: UL-Kennzeichnung: Leiterplatten werden nur mit UL-Kennzeichnung ausgeführt, wenn dies in den Bestellunterlagen ausdrücklich gefordert ist. Dabei weist sich der Hersteller mit: -UL-Logo oder -seinem bei der UL eingetragenen Hersteller-Kennzeichen aus. Stufe A: Allgemeine Designkomplexität (bevorzugt) Stufe B: Mittlere Designkomplexität (Standard) Stufe C: Hohe Designkomplexität (bedingte Produzierbarkeit) Herstellunterlagen, Herstelldaten Herstellunterlagen: B&D electronic print Limited & Co. KG erhält die Herstellunterlagen beim Erstauftrag in Form vom Extended Gerberdaten und wenn möglich Exellon Bohrdaten. Kennzeichnung: Gelieferten Leiterplatten tragen kein Herstellerkennzeichen, außer der Kunde wünscht dies. Herstelldatum Leiterplatten werden nur auf Wunsch des Kunden mit einem Datum-Code gekennzeichnet. Das Datum wird (in der Regel) in der Schreibweise week.jear (Woche und Jahr) auf der Bestückungsseite dargestellt. Verfahrensänderungen Beabsichtigte Änderungen von Werkstoffen sowie den Endschichten werden vor deren Änderung dem Kunden mitgeteilt. Die Information von B&D bei Änderungen von Herstellprozessen und Verfahren liegt in der Verantwortung des jeweiligen LP- Herstellers. Eine Informationspflicht besteht lediglich sofern durch eine solche Änderung die geforderte Qualität nicht mehr erreicht wird. Eingangsprüfung bei B&D B&D führt eine Eingangsprüfung in Form von Stichproben der angelieferten Leiterplatten durch. Die Annahme der Lieferung erfolgt, wenn alle Kriterien der Eingangsprüfung erfüllt sind.

Verpackung und Kennzeichnung von fehlerhaften Leiterplatten Fehlerhafte Leiterplatten (sowie Nutzen mit fehlerhaften Einzelleiterplatten) werden gekennzeichnet ausgeliefert. Reparaturen und Nacharbeiten Nacharbeiten und Reparaturen an Leiterplatten erfolgen nur im nachfolgend angegebenen Umfang: Die Qualität der Leiterplatten gemäß diesen Bedingungen darf keine Einbussen erleiden. Reparierte Leiterplatten sind speziell gekennzeichnet. Über-oder Unterlieferung Durch B&D werden die folgenden Mengenabweichungen akzeptiert und an unsere Kunden weitergegeben: bis 100 Stk. +/-10% bis 1.000 Stk. +/-10 % bis 10.000 Stk. +/-5 % ab 10.000 Stk. +/-5 % Kennzeichnung Art und Herkunft des Materials ist durch Kennzeichnung ersichtlich, z.b.: selbstverlöschend (schwer entflammbar gemäss UL 94 V-0) rot sofern eine Kennzeichnung im Basismaterial fehlt, wird die Rückverfolgbarkeit durch den Leiterplattenhersteller gewährleistet. Fehler im Basismaterial Fehler im Laminatverbund, welche die mechanischen und/oder die elektrischen Eigenschaften beeinträchtigen werden nach IPC-A- 600 Base Material Surface and Subsurface beurteilt bzw. freigegeben. Insbesondere handelt es sich hierbei um: -Delaminationen, Lagentrennungen (Delamination) -Blasenbildung (Blistering) -Thermische Fleckenbildung (Measling) - Gewebefreilegung (Wave Exposure) -Mechanische Gewebezerrüttung (Crazing, Haarrisse, Brüche im Glasgewebe) - Fremdeinschlüsse

Basismaterial-Dicken Für FR4-Material gelten die folgenden Toleranzen: (nach IPC 4101) Definition der Leiterplattendicke: Cu-Kaschierung Verzinnung -Zinnfehlstellen sind nicht zulässig. Keine Verzinnung unter dem Lötstopplack (Orangenhaut-Effekt). Der Zinn Anteil muss zwischen 60 und 65% liegen.

Chemische Vergoldung Werkstoffe und Schichtdicken: Nickel 3 6 μm, Phosphorgehalt 7 10% Gold > 0,05 μm, Reinheit 99,9% Allgemeine Anforderungen Gemäss IPC-A-600 Klasse II Plated-Through-Holes General und Plated-Holes-Through Drilled. Lochdurchmesser: Als Fertigmaßtoleranz bei durchmetallisierten Löchern gilt: Cu-Schichtdicke: Gemäss IPC-600 (IPC-6012) kleinster Mittelwert 20 μm mindestens 18 μm, in den Bohrungen gemessen. Spezielle Anforderungen Lötstopplack Für Siebdruck-Lack und Fotopolymer-Masken gelten im Allgemeinen die Anforderungen nach IPC-SM-840, oder besser und IPC-A- 600 Solder Resist. Die Lötstoppmasken müssen frei sein von Fremdstoffen, Zinnspritzern, Rissen und Einschlüssen. Im Weiteren sind die Anforderungen nach IPC-SM-840 zu erfüllen. Die Haftfestigkeit ist vor und nach dem Lötprozess gewährleistet. Die Prüfung der Haftfestigkeit erfolgt mittels Klebbandtest nach IPC-TM-650,2.4.28.1. Die Lötstoppmasken sind gegen die üblichen Lötprozesse beständig. Anforderungen gemäss IPC-SM-840. Die Lötstoppmasken weisen keine Qualitätsverschlechterung wie Rauhigkeit, Klebrigkeit, Blasen oder Farbänderungen auf. Anforderungen gemäss IPC-SM-840. Schichtdicke Die Schichtdicke des Lötstopplackes auf der Leiterplatte beträgt > 10μm. Die erforderliche Schichtdicke über den Leiterbahnkanten beträgt > 5μm. Die Schichtdicke über den Leiterbahnen ist abhängig von Cu-Auftrag und Breite der Leiterbahnen. Für SMD-Leiterplatten gilt zusätzlich die Forderung, dass die Schichtdicke des Lötstopplackes über den Leiterbahnen und zwischen den Cu-Flächen max. 25 μm beträgt. Kann die Schichtdicke aufgrund des Layouts nicht eingehalten werden, wird vorgängig eine Freigabe beim Endkunden eingeholt. Eine Durchschlagsfestigkeit von 500VDC ist in jedem Falle gewährleistet.

Aushärtung Anforderungen gemäss IPC-SM-840. Testbedingungen bei 100 h // 60 Grad C // 95 % rel. Feuchtigkeit: -Keine Korrosion oder Unterwanderungen -Keine Ausschwitzungen -Keine Verfärbung Viafüller Vias werden nur geschlossen, wenn dies in den Unterlagen oder in der Bestellung aufgeführt ist. Vias, welche direkt an einer SMD-Lötfläche platziert sind, werden nicht geschlossen Ausnahme: VIA-Füller wird phototechnisch aufgebracht. Löcher 0,3 mm dürfen mit Lötstopplack geschlossen werden. -Löcher > 0,3 mm werden mit einem dazu geeignetem Lack geschlossen. Lötabdecklack Die abziehbare Maske muss so gut auf der Leiterplatte haften, dass sie bei sachgerechter Handhabung nicht abfällt. Es sind keine Poren und / oder Blasen zulässig, die auf den Untergrund gehen. Zu lötende Partien dürfen nicht überdeckt sein. Lötbeständigkeit Die Maske muss gegen die üblichen Lötprozesse beständig sein. Bei B&D sind dies zur Zeit: -Wellenlötverfahren -IR-Reflow Lötverfahren -Vapor-Phase Lötverfahren Die Maske muss sich nach dem Lötprozess zusammenhängend und rückstandslos entfernen lassen. Positionsdruck Beurteilung nach IPC-A-600 Marking. Der Positionsdruck muss sauber und klar lesbar sein. Er darf keine verschmierten Stellen aufweisen. Dies gilt vor und nach dem Löten. Mit Positionsdruck bedeckte Lötaugen. Die Bezeichnung ist unlesbar, bei der Lötqualität sind erhebliche Einbussen zu erwarten. Eine solche Ausführung ist nicht zulässig. Farbe: Guter Kontrast zum Untergrund (in der Regel weiss). Versatz: max. 0,3 mm, es darf nicht auf Lötflächen gedruckt werden. Schichtdicke: max. 25 μm. Haftfestigkeit und Beständigkeit Es gelten die gleichen Vorschriften wie beim Lötstopplack. Die Haftfestigkeit muss vor und nach dem Lötprozess gewährleistet sein. Die Prüfung der Haftfestigkeit erfolgt mittels Klebbandtest nach IPC-TM-650, 2.4.28. Die Druckfarben müssen gegenüber den üblichen Waschmitteln genügend resistent sein. Der Positionsdruck muss auch gegenüber den üblich verwendeten Flussmittel und Lötprozesse beständig sein. Leichte Verfärbungen nach dem Löten werden toleriert. Anforderungen gemäß IPC-SM-840C.

Lötflächen Die Fehlerstelle darf max. ¼ des Lötaugenumfanges sowie 20% des Restringes betragen. Ein Minimalabstand vom Lochrand von 0,1 mm muss vorhanden sein Restringbreite Für doppelseitige durchmetallisierte Leiterplatten sind Abweichungen nach IPC-A-600 Dimensional Characteristics, Klasse 2 zulässig. Lagengenauigkeit der Aufnahmebohrungen Die Aufnahmebohrungen sind Bestandteil des Leiterbildes und werden im gleichen Arbeitsgang gebohrt wie die Leiterbildbohrungen. Dies gilt auch für Aufnahmebohrungen außerhalb des Leiterbildes bei Nutzen. Das komplette Bohrbild ergibt sich aus der Kombination der Bohrdaten, der Konturenzeichnungen und der Nutzenzeichnung. Lage der Bohrungen zum Leiterbild (Koaxialität): -Siebdruck = 0,4 mm - Fotodruck = 0,3 mm Ritzen Sofern in den Herstellunterlagen keine anderen Werte vorgegeben werden, gelten die Folgenden: Starr-flexible Leiterplatten Spezielle Beachtung gilt der Übergangszone vom starren auf den flexiblen Teil. Diese Zone darf keine Kleberrückstände, Deformationen, mechanische Beschädigungen oder Risse aufweisen. Schichtdickenanforderungen der Laminate: Gemäss Angaben auf der Zeichnung. Die Beurteilung der Übergangszone erfolgt nach IPC-A-600 (4.1.1 bis 4.1.11) Prüfungen Sofern in der Bestellung nicht vorgeschrieben, liegt es im Ermessen des Herstellers festzulegen, welche Prüfverfahren zur Anwendung kommen, um den jeweiligen Q-Standard zu erfüllen. Die Art der Kennzeichnung von elektrisch geprüften Leiterplatten, liegt in der Verantwortung des Leiterplattenherstellers, B&D gibt diese dem Endkunden bekannt. Nichtaufgeführte bzw. zusätzliche in den Herstellunterlagen erwähnte Anforderungen werden grundsätzlich nach der entsprechenden IPC-Norm beurteilt. PERFAG 2 Spezifikationen und Qualitätskriterien für doppelseitige durchmetallisierte Leiterplatten. PERFAG 3 Spezifikationen und Qualitätskriterien für mehrlagigen Leiterplatten.