PCB-Design-Regeln. Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera

Größe: px
Ab Seite anzeigen:

Download "PCB-Design-Regeln. Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera"

Transkript

1 PCB-Design-Regeln Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera Es gibt keinen festgeschriebenen Weg wie Bauteile zu platzieren und deren Verbindungen zu entflechten sind. Aber es gibt PCB-Design-Regeln. Der Beitrag skizziert sieben gravierende Regelverstöße beim Leiterplatten- Design. Abblock-SMD-Kondensatoren im PCB- Design (Bild 1)(Bild: alpha-board) Eine kleine Besonderheit worauf Sie achten sollten gleich zu Beginn: Wenn Sie sich ein Leiterplatten-Layout in einem EDA-Tool wie Altium Designer anschauen, wird Ihnen viel verkehrt herum geschriebener Text auffallen. Sind Leiterplatten-Layouter alle kleine Mozarts, die gerne mit ihrer Fähigkeit prahlen, spiegelverkehrt schreiben zu können? Nicht ganz: Beim Layouten einer Leiterplatte schauen Sie immer von oben auf die Leiterplatte und durch alle Lagen hindurch, als wären sie transparent. So funktionieren alle Layout-Systeme. Höchstens aus Fertigungs- oder Testgründen werden Sie sich Ihre Leiterplatte von unten anschauen. Diese Durchblick-Methode führt dazu, dass Sie sich daran gewöhnen müssen, Text für die Unterseite gespiegelt zu sehen. Wir werden später noch sehen, warum das wichtig ist. Die Bauteil- und Netzliste liefert der Entwickler, der den Stromlaufplan der Schaltung entwirft. Mechanische Zwänge geben den Umriss und die Sperrflächen vor. Die eigentliche Arbeit des PCB-Designers beginnt also beim Platzieren der Bauteile. Dafür entwickelt jeder Leiterplatten-Designer seine eigene Methode. Sünde 1: Die falsche Lage der Puffer-/Abblock-Kondensatoren Es gibt keinen absolut richtigen Weg, um Bauteile zu platzieren oder die Verbindungen zu routen, aber es gibt Regeln, die man beachten muss. Wir zeigen Ihnen einige Designsünden, die Sie auf jeden Fall vermeiden sollten. Umschaltströme, vor allem in digitalen Schaltkreisen, erzeugen steilflankige Impulse,

2 die nichts in der Spannungsversorgungsleitung zu suchen haben. Darum verwendet man Abblock-Kondensatoren, bei denen man auf einen niedrigen resistiven Anteil (equivalent series resistance: ESR) und einen niedrigen induktiven Anteil (equivalent series inductive: ESI) achten muss. Darüber hinaus sollte der Kondensator direkt an den IC und inklusive Hin- und Rückleiter angeschlossen werden. Dafür sind SMD- Kondensatoren besser geeignet als bedrahtete, denn kleine Gehäuse sind besser als größere. Abblock-Kondensatoren dienen zur Stabilisierung der Versorgungsspannung (Herabsetzen der Impedanz im Bereich des Kondensators) und zum Unterdrücken von galvanischen Störspannungen anderer Verbraucher. Sünde 2: Falsche Winkel für die Leiterbahnen In der Herstellung von Leiterplatten führen spitze Winkel zwischen Leiterbahn und SMD-Pad zu Abrissen im Fotolaminat. Auch beim Aufbringen des Lötstopplacks kann es hier zu Problemen kommen: entweder fließt der Lack nicht richtig in den spitzen Winkel hinein oder es bildet sich in dem Winkel ein kleiner See beides kann Schwierigkeiten beim Bestücken bereiten. Das Herausführen von Leiterbahnen zwischen zwei SMD-Pads kann zu den Kurzschlüssen bei der Leiterplatten- Herstellung und der Bestückung führen. Von daher gilt bei der Leitungsführung: möglichst einfach. Vermeiden Sie unnötige Winkel und verwenden Sie nie 90 -Winkel, sondern setzen Sie einheitlich 45 -Winkel ein. Bild 2: Korrekter und falscher Winkel einer Leiterbahn im PCB-Design (Bild: alphaboard) Sünde 3: Fehler bei den Bauteile- Footprints Weil man Footprints so leicht verdrehen kann, dürfte dieses der häufigste Fehler in Layouts sein. Footprint bezeichnet die Landepunkte eines Bauteils auf der Leiterplatte, seinen Fußabdruck. Das fertige Leiterplattendesign besteht aus einer Vielzahl von Footprints, die durch die Leiterbahnen miteinander verbunden sind. Der Footprint von Bauteilen geht meist

3 aus Bauteilbibliotheken hervor. Bereits dort sollte also im Vier-Augen-Prinzip geprüft werden, dass das Footprint richtig herum ist (denken Sie an Mozart und die gespiegelten Buchstaben), die Zahl der Pins und Landeflächen stimmt und dass die Geometrie des Footprints auch der Bauteilgröße entspricht Bild 3: Richtiger und umgekehrter Footprint im PCB-Design (Bild: alpha-board) Sünde 4: Verwechslung von Top- und Bottom-Bestückung Auch hier sei an Mozart und seine Spiegelschrift erinnert: leicht kann der Layouter mit der Top- und Bottom- Bestückung durcheinander kommen. Da einige EDA-Tools eine gespiegelte Daten- Ausgabe erlauben, empfehlen wir folgendes: die Daten nicht gespiegelt ausgeben, Top- und Bottom-Lage jeweils mit TOP und BOT im Kupfer beschriften. Eine korrekte Beschriftung innerhalb des Kupfers gibt die Auskunft sowohl über die Lagendefinition als auch über die Lagenorientierung. Bild 4: TOP-Beschriftung im PCB-Design (Bild: alpha-board) Ein weiterer Tipp: getrennte Listen mit Top- und mit Bottom-Bauelemente erstellen. Wenn es um mehrere Projekte im Jahr geht, ist es sogar sinnvoll, Ihre Bauteil-Bibliothek durchzugehen und alle Teile nach Ihrer Bibliotheksregel zu standardisieren. Gerne passiert es, dass einige Bauteile waagerecht und andere senkrecht erstellt wurden. Spiegelverkehrt zu denken ist keine Stärke von uns Menschen. Überlassen Sie das der Software. Sünde 5: Unachtsames Verlegen von Leiterbahnen Zwei Netze, die als Differential Pair gelten, folgen beim Routen einem Pfad. Dabei sind Regeln zu definieren, wie dicht sie liegen und welche Längentoleranz erlaubt ist. Diese Regeln sind Teil des

4 Bild 5: Differential Pair im PCB-Design (im Bild lila) (Bild: alpha-board) Design-Rule-Checks (DRC): Abstand der Leitungen untereinander (beeinflusst die Impedanz untereinander), Abstand der Leitungen zur nächsten (GND)- Versorgungslage (beeinflusst die Impedanz dorthin), Leiterbahnbreite (beeinflusst die Impedanz ganz allgemein), Signal-Laufzeit auf dem jeweiligen LVDS- Paar, maximale ungekoppelte Länge des Paares, mindestens dreifacher Innenabstand zum nächsten LVDS-Kanal, Phasentoleranz (ergibt maximale Längendifferenz zueinander), keine Durchkontaktierungen und Breitenänderungen (um Impedanzsprünge zu vermeiden). Alle diese Regeln einzuhalten, ist sehr schwer. Kompromisse sind unvermeidbar und brauchen Erfahrung. Für Takfrequenzen von 30 MHz und mehr gelten folgende Faustregeln: Legen Sie das Layout für Frequenzen von 150 MHz aus. Beachten Sie bei Flankensteilheiten von 1 ns bereits High-Speed-Regeln. Planen Sie breitbandig entkoppelte Stromversorgungslagen ein. Sünde 6: Nicht angepasste Kupferstärke von Bahn und Vias Der Abstand zwischen zwei Leiterbahnen kann nicht unendlich klein gewählt werden. Ausschlaggebend hierfür sind zum einen das Übersprechen und zum anderen die Spannungsfestigkeit über die Luftstrecke. In der VDE 0110b werden Isolationsgruppen festgelegt, nach der ein Gerät oder Leiterplatte eingestuft werden kann. Die Gruppen sind in Ao, A, B, C und D unterteilt, wobei D die Gruppe mit den härtesten Anforderungen und C die Gruppe für industrielle Anwendungen Bild 6: Minimaler Leiterbahnabstand (Quelle: Auszug IPC-D-275, Tabelle 3-1, FED-AK 220, Designrichtlinie) (Bild: alpha-board) darstellt. Um eventuell eine Gruppe höher zu kommen als durch die Abstände möglich ist, ist die Leiterplatte nach dem Test mit Isolationslack einzusprühen. Für folgende Scheitelspannungen werden die Abstände in Bezug auf die Leiterbahnbreite (wie in der Tabelle Bild 6 gezeigt) festgelegt. Die Leiterbahndicke ist jedenfalls elementar für die Strombelastbarkeit. Dabei spielen die Strombelastung, die Bahnbreite, Bahnhöhe und erlaubte

5 Temperaturerhöhung eine wesentliche Rolle. Bild 7: Strombelastbarkeit und Leiterquerschnitt von gedruckten Leitern (Quelle: Leiterbahnbreite) (Bild: alpha-board) Sünde 7: Falsche Auslegung der Masseverbindung Masseflächen sollten Sie immer großzügig mit Vias und immer auf dem kürzesten Weg anbinden. Idealerweise verfahren Sie mit Versorgungsnetzen ebenso. Dafür die folgenden Tipps beachten: große Massefläche zur Schirmung (am besten eine ganze Platinenlage), Zugriff auf die Masse soll so kurz und direkt wie möglich gestaltet werden und Masseleitungen vermaschen, wenn keine einheitliche Massefläche vorhanden ist. Dabei sollen die Maschenwaben so klein wie möglich gehalten werden. Quarze und ihre Zuleitungen strahlen gerne ab. Verwenden Sie kurze und gerade Bahnen, um Quarzgehäuse zu erden. Sperren Sie diese Leiterbahnen (wenn möglich) wie ein Sandwich von zwei Seiten durch Masseflächen ein. Prozessoren und Taktleitungen sollten Sie (wenn möglich) ebenfalls durch gut geerdete Masseflächen abdecken. ** Natalia Bahancova ist Marketing Projekt-Managerin bei alpha-board, Berlin Bild 8: Masseanbindung, Differential Pair, Quarze im PCB-Design (Bild: alpha-board) Artikelfiles und Artikellinks Link PCB Design Guide und weiterführende Links Link

6 Produkte und Services von alpha-board Copyright Vogel Business Media Dieser Beitrag ist urheberrechtlich geschützt. Sie wollen ihn für Ihre Zwecke verwenden? Infos finden Sie unter Dieses PDF wurde Ihnen bereitgestellt von

7 Abblock-SMD-Kondensatoren im PCB-Design (Bild 1) (alpha-board)

8 Bild 3: Richtiger und umgekehrter Footprint im PCB-Design (alpha-board)

9 Bild 4: TOP-Beschriftung im PCB-Design (alpha-board)

10 Bild 5: Differential Pair im PCB-Design (im Bild lila) (alpha-board)

11 Bild 6: Minimaler Leiterbahnabstand (Quelle: Auszug IPC-D-275, Tabelle 3-1, FED-AK 220, Designrichtlinie) (alpha-board)

12 Bild 7: Strombelastbarkeit und Leiterquerschnitt von gedruckten Leitern (Quelle: (alpha-board)

13 Bild 8: Masseanbindung, Differential Pair, Quarze im PCB-Design (alpha-board)

PCB-Design-Regeln. Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera

PCB-Design-Regeln. Sieben Sünden beim Leiterplatten-Design Autor / Redakteur: Natalia Bahancova * / Gerd Kucera PCB-Design-Regeln Sieben Sünden beim Leiterplatten-Design 12.03.12 Autor / Redakteur: Natalia Bahancova * / Gerd Kucera Es gibt keinen festgeschriebenen Weg wie Bauteile zu platzieren und deren Verbindungen

Mehr

OrCAD Layout Plus Multilayer

OrCAD Layout Plus Multilayer OrCAD Layout Plus Multilayer Dipl.- Ing. J. Frei Dipl.- Ing. R. Frankemölle Lehrmaterial - Nur für den hochschulinternen Gebrauch! 7 Layout Layout Multilayer 9-1 Layout Layout Multilayer Prinzipieller

Mehr

Labor Praktische Elektronik

Labor Praktische Elektronik Fakultät für Technik Bereich Informationstechnik Leitfaden Inhalt 1 Einführung...1 2 Selbstständiges Üben und Lernen...1 3 Ablauf der Labortermine...1 4 Verwendete Werkzeuge...1 5 Arbeiten mit den Beispielen...2

Mehr

High-Speed-Design mit CADSTAR SI Verify und P.R.Editor

High-Speed-Design mit CADSTAR SI Verify und P.R.Editor W H I T E P A P E R Z u k e n T h e P a r t n e r f o r S u c c e s s High-Speed-Design mit CADSTAR SI Verify und P.R.Editor Planen und verifizieren Sie Ihr Leiterplattendesign ab der ersten Entwicklungsstufe

Mehr

CAD- und EDA-Entwicklungen von Prazisionsplatinen

CAD- und EDA-Entwicklungen von Prazisionsplatinen EDV-Praxis Herbert Bernstein CAD- und EDA-Entwicklungen von Prazisionsplatinen Vom Layout zur fertigen Platine fur die analoge und digitale Elektronik mit 2 CD-ROM VDE VERLAG GMBH Berlin Offenbach Inhalt

Mehr

Automatic PCB Routing

Automatic PCB Routing Seminarvortrag HWS 2009 Computer Architecture Group University of Heidelberg Überblick Einführung Entscheidungsfragen Restriktionen Motivation Specctra Autorouter Fazit: Manuell vs. Autorouter Quellenangaben

Mehr

Pulsonix Library Erstellt von PKS für bbs me Hannover

Pulsonix Library Erstellt von PKS für bbs me Hannover Bauteilerstellung (Parts) Bibliotheken einrichten 1.Die Library (Bibliothek) 1.1 Erstellung des Ordners/ der Ordner 2.Drei wichtige Libraries 2.1 Erstellen einer allgemeinen Library Bauteile erstellen

Mehr

Schulungsprogramm. Design-Kurse / Seminare mit Abschluss zum «ZED Level I IV» FED e.v. E. Reel/ R. Thüringer

Schulungsprogramm. Design-Kurse / Seminare mit Abschluss zum «ZED Level I IV» FED e.v. E. Reel/ R. Thüringer Schulungsprogramm Zertifizierter Elektronik-Designer esigner «ZED» Design-Kurse / Seminare mit Abschluss zum «ZED Level I IV» Ihr Fachverband für Design, Leiterplatten- und Elektronikfertigung E. Reel/

Mehr

DDS-Sinus-Rechteck-Generator von 1 Hz bis 70 MHz mit einem AD9851

DDS-Sinus-Rechteck-Generator von 1 Hz bis 70 MHz mit einem AD9851 DDS-Sinus-Rechteck-Generator von 1 Hz bis 70 MHz einem AD9851 // Dieser DDS-Generator erzeugt ein Sinus- und ein Rechtecksignal von 1 Hz bis 70 MHz einem AD9851. Die Steuerung übernimmt ein ATmega328 einem

Mehr

3. Hardware CPLD XC9536 von Xilinx. CPLD / FPGA Tutorial

3. Hardware CPLD XC9536 von Xilinx. CPLD / FPGA Tutorial 3. Hardware 3.1. CPLD XC9536 von Xilinx Programmierbare Logikbausteine sind in unzähligen Varianten verfügbar. Die Baugrößen reichen von 20 bis 1704 Pins. Der Preis beginnt bei wenigen Euro für einfache

Mehr

Leiterplatten- und Baugruppentechnologie

Leiterplatten- und Baugruppentechnologie Einführung in die Leiterplatten- und Baugruppentechnologie Dipl. Ing. (FH) Manfred Hummel 1. Auflage mit 384 Abbildungen und 20 Tabellen seit 1902 Fachverlag für Oberflächentechnik Galvanotechnik Produktion

Mehr

Webinar. Projektplanung & EDA-Vorführung.

Webinar. Projektplanung & EDA-Vorführung. Webinar Projektplanung & EDA-Vorführung www.we-online.com Webinar Projektplanung & EDA-Vorführung Überblick über die Technologien ET Solder ET Microvia ET Flip-Chip Vorgehensweise für neue Projekte EDA

Mehr

Fertigungsgerechtes Design dfm

Fertigungsgerechtes Design dfm Fertigungsgerechtes Design dfm Teil A -Leiterplatte Fehler und Unklarheiten minimieren - Kosten reduzieren - Termine einhalten Regionalgruppe Düsseldorf zu Gast bei Ruwel 03.12.2015 Hanno Platz, Firma

Mehr

EAGLE (Board) Inhalt. Ich befasse mich in meiner Ausarbeitung nur mit dem Programmteil EAGLE Board.

EAGLE (Board) Inhalt. Ich befasse mich in meiner Ausarbeitung nur mit dem Programmteil EAGLE Board. Peter Krenz Projektlabor SS2005 Ausarbeitung zum Referat EAGLE (Board) Inhalt 1. Was ist EAGLE? S. 1 2. Starten von EAGLE S. 2 2.1 Projects S. 2 3. Vom Schematic zum Board S. 3 4. EAGLE Board S. 3 4.1

Mehr

Embedding Technologie Design Guide

Embedding Technologie Design Guide DESIGN GUIDE EMBEDDING TECHNOLOGIE Version 2.0 Februar 207 Embedding Technologie Design Guide www.we-online.de Embedding Technologie Die Zukunft der Elektronik tendiert zu höherer Zuverlässigkeit, mehr

Mehr

Fräsdaten aus Eagle erstellen. Ich wurde ja schon öfters nach der Erstellung von Fräsdaten aus EAGLE gefragt.

Fräsdaten aus Eagle erstellen. Ich wurde ja schon öfters nach der Erstellung von Fräsdaten aus EAGLE gefragt. Ich wurde ja schon öfters nach der Erstellung von Fräsdaten aus EAGLE gefragt. Hier eine kurze Anleitung. Ich gehe davon aus, dass ein fertiges Board gefräst werden soll, um das zu erklären hab ich ein

Mehr

Messdaten aufnehmen Wie sich der Tastkopf-Flaschenhals bei einem Oszilloskop umgehen lässt

Messdaten aufnehmen Wie sich der Tastkopf-Flaschenhals bei einem Oszilloskop umgehen lässt Messdaten aufnehmen Wie sich der Tastkopf-Flaschenhals bei einem Oszilloskop umgehen lässt 19.03.13 Autor / Redakteur: Brig Asay und Markus Stocklas * / Hendrik Härter Bei einem Messsystem aus mehreren

Mehr

Leiterplatten Layout-Hinweise

Leiterplatten Layout-Hinweise Leiterplatten Layout-Hinweise Quelle PCB_LAYOUT_TUTORIAL.pdf Einheiten: ein mil ist gleich ein thou = 1/1000 Inch ein pitch ist 0.1 inch Rastermaß: Möglichst nicht zu klein anfangen, so mit 50 mil. Wenn

Mehr

Audio-Verstärker (NF-Verstärker) mit dem TBA820M

Audio-Verstärker (NF-Verstärker) mit dem TBA820M Audio-Verstärker (NF-Verstärker) mit dem TBA820M Nachfolgend ist die Bauanleitung bzw. Baubeschreibung für einen einfachen NF-Verstärker für 0,1 bis 2 Watt Ausgangsleistung mit dem kostengünstigen TBA820M

Mehr

Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester

Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester Entwurfsprinzipien ein- und doppelseitiger Platinen Projekt Schaltungsdesign und Leiterplattenfertigung 3.Semester Seite 1 von 25 Inhaltsverzeichnis 1 Literaturquelle...4 2 Wozu braucht man einen Leiterplattenentwurf?...5

Mehr

Einführung Praktische Elektrotechnik. (Labor) Labor 2 Anleitung. Der Studiengänge Elektrotechnik/Informationstechnik und Technische Informatik

Einführung Praktische Elektrotechnik. (Labor) Labor 2 Anleitung. Der Studiengänge Elektrotechnik/Informationstechnik und Technische Informatik (Labor) Einführung Praktische Elektrotechnik Praktische Elektrotechnik (Labor) Labor 2 Anleitung Der Studiengänge Elektrotechnik/Informationstechnik und Technische Informatik von Dipl.-Phys. Michael Bauer

Mehr

Leiterplattenpraxis. Beispiele Layout und Produzierfähigkeit

Leiterplattenpraxis. Beispiele Layout und Produzierfähigkeit Leiterplattenpraxis Beispiele Layout und Produzierfähigkeit 22.11.2016 1 Agenda 1. Informationsübergabe 1.1 Dokumentation/Spezifikation 1.2 Beispiel Vollständigkeit 1.3 Beispiel Verständlichkeit 1.4 Datenformat

Mehr

Leiterplattendesign Für Schnelle Signale

Leiterplattendesign Für Schnelle Signale Leiterplattendesign Für Schnelle Signale Andy Kiser Technikumstrasse 21 648 Horw 1 Aspekte Spektrum digitaler Signale Einzelnes Signal Laufzeit Reflexion Leitungsimpedanz Leitungsabschluss Mehrere Signale

Mehr

Zusammenführen von Massepunkten unter Verwendung der Eigenschaft Net Tie

Zusammenführen von Massepunkten unter Verwendung der Eigenschaft Net Tie Zusammenführen von Massepunkten unter Verwendung der Eigenschaft Net Tie Frage: Welche Möglichkeiten bestehen im Altium Designer, um die Zusammenführung unterschiedlicher Massepotenziale (Stern- oder Massepunkte)

Mehr

Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester

Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester Entwurfsprinzipien ein- und doppelseitiger Platinen Projekt Schaltungsdesign und Leiterplattenfertigung 3.Semester Seite 1 von 29 Inhaltsverzeichnis 1 Literaturquelle...4 2 Bauteilplatzierung und Layout...5

Mehr

EAGLE Electronics meet Mechanics

EAGLE Electronics meet Mechanics EAGLE Electronics meet Mechanics Richard Hammerl Product Manager Join the conversation #AU2017 #AUGermany Autodesk EAGLE S E I T 1988 EINFACH ANZUWENDENDER GRAPHISCHER LAYOUT EDITOR EASY APPLICABLE GRAPHICAL

Mehr

Webinar 2014: Vorteile für Starrflex & Co.: Impedanzkontrolle für gute Signalintegrität. Würth Elektronik Circuit Board Technology

Webinar 2014: Vorteile für Starrflex & Co.: Impedanzkontrolle für gute Signalintegrität. Würth Elektronik Circuit Board Technology Webinar 2014: Vorteile für Starrflex & Co.: Impedanzkontrolle für gute Signalintegrität Würth Elektronik Circuit Board Technology www.we-online.de Seite 1 03.09.2014 Agenda S Impedanz und Leiterplatte

Mehr

Dickkupfer Leiterplatten und deren Einsatz

Dickkupfer Leiterplatten und deren Einsatz Dickkupfer Leiterplatten und deren Einsatz Leiterplatte mit 200 bis 400µm Kupfer Trotz leistungsfähigeren Bauteilen mit zugleich geringerem Volumen und zudem niedrigerem Stromverbrauch erhöht sich kontinuierlich

Mehr

Einführung in das Hardware- und Leiterplattendesign

Einführung in das Hardware- und Leiterplattendesign Einführung in das Hardware- und Leiterplattendesign Grundlagen und Einführung in ein einfaches Leiterplatten CAD System Die Leiterplatte, ein unbekanntes Land Übersicht Kleine Bauteilkunde Einführung in

Mehr

Signalintegrität: Impedanzanpassung in Verbindung mit der Entflechtung von BGAs Seite 1

Signalintegrität: Impedanzanpassung in Verbindung mit der Entflechtung von BGAs Seite 1 Signalintegrität: Impedanzanpassung in Verbindung mit der Entflechtung von BGAs 02.09.2015 Seite 1 www.we-online.de Agenda Einleitung fine pitch BGAs und Impedanz Betrachtung verschiedener BGAs in Verbindung

Mehr

USB-Isolator. Version 1.2. (C) R.Greinert 2009

USB-Isolator. Version 1.2. (C) R.Greinert 2009 USB-Isolator Version 1.2 (C) R.Greinert 2009 Bestückung der Unterseite: 7 x Kondensator 100nF 4 x Widerstand 3300 Ohm 3 x Widerstand 1600 Ohm 4 x Widerstand 24 Ohm 1 x IC ADuM4160 [ braun/beige ] [ 332

Mehr

Elektromagnetische Verträglichkeit. Patrick Borchers Projektlabor SoSe 2014

Elektromagnetische Verträglichkeit. Patrick Borchers Projektlabor SoSe 2014 Elektromagnetische Verträglichkeit Patrick Borchers Projektlabor SoSe 2014 1 Inhaltsverzeichnis 1.) Einleitung 2.) Grundlegende Theorie 3.) Kopplungsmechanismen 4.) Gesetzgebung 5.) Anwendung auf unser

Mehr

Webinar HDI Microvia Technologie - Kostenaspekte

Webinar HDI Microvia Technologie - Kostenaspekte Webinar HDI Microvia Technologie - Kostenaspekte www.we-online.de HDI - Kostenaspekte Seite 1 01.07.2014 Agenda - Webinar HDI Microvia Technologie Kostenaspekte Gründe für den Einsatz von HDI Technologie

Mehr

Den Lagenaufbau einer Leiterkarte planen, Teil 3

Den Lagenaufbau einer Leiterkarte planen, Teil 3 Den Lagenaufbau einer Leiterkarte planen, Teil 3 von Barry Olney, IN-CIRCUIT Design (Übersetzung: Achim Schulte, tecnotron elektronik) Erstveröffentlichung in The PCB Design Magazine', August 2015 Im Anschluss

Mehr

Technologies for Innovative Solutions.

Technologies for Innovative Solutions. Technologies for Innovative Solutions www.we-online.com Technologies for Innovative Solutions Embedding Technology Motivation Technologien ET Solder ET Microvia ET Flip-Chip Vorgehensweise Bauelemente,

Mehr

7. Physikalische Eigenschaften von Leitungen

7. Physikalische Eigenschaften von Leitungen 7. Physikalische Eigenschaften von Leitungen Reflexion Leitungselement Bei verlustloser Leitung gilt: R = G = 0. L Wellenwiderstand: Z 0 = C (Z 0 = transiente Spannung/transienter Strom). Ausbreitungsgeschwindigkeit:

Mehr

EDA. Von der Idee zur Platine... EDA - Electronic design automation

EDA. Von der Idee zur Platine... EDA - Electronic design automation EDA Von der Idee zur Platine... EDA - Electronic design automation Workflow Idee Simulation Schaltplan Platine Workflow Idee Simulation Schaltplan Platine Workflow Idee Simulation Schaltplan Platine Software

Mehr

Universal-Operationsverstärker

Universal-Operationsverstärker Kurzanleitung niversal-operationsverstärker Artikelnummer: 000 und 00 Forschungs- und Projektservice Berlin Ingenieurbüro für Leiterplattendesign www.fps-berlin.de Wichtige Hinweise Wir übernehmen keine

Mehr

Grundlagen des Schaltplan- und Platinenlayouts

Grundlagen des Schaltplan- und Platinenlayouts Das erste mal gleich richtig. Grundlagen des Schaltplan- und Platinenlayouts Abteilung Licht und Plasmatechnologie KIT Die Forschungsuniversität in der Helmholtz-Gemeinschaft Bild: KiCAD www.kit.edu From

Mehr

Schindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix.

Schindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix. Technologietag 2014 Schindler & Schill GmbH Bruderwöhrdstr. 15b Tel: +49 941 604 889 719 93055 Regensburg Email: info@easylogix.de Deutschland Web: www.easylogix.de Agenda EDA CAM nur zur Datenaufbereitung?

Mehr

39. Elektronik-Stammtisch

39. Elektronik-Stammtisch 39. Elektronik-Stammtisch Platinen-Entwurf mit DipTrace Axel Theilmann axel@nomaden.org Attraktor e.v. EDA-Software EDA-Software (Electronic Design Automation) Kernfunktionen: Zeichnen von Schaltplänen

Mehr

Design Guide. SIM Serie

Design Guide. SIM Serie Design Guide SIM Serie Inhaltsverzeichnis 1 EINLEITUNG... 2 1.1 Allgemein... 2 1.2 Übersicht der Serie... 2 1.2.1 Technische Daten... 3 1.2.2 Abmessungen... 4 1.2.3 Zulassungen... 4 1.3 RS232 Interface...

Mehr

Richtlinie zur Lageorientierung von Bauteilen in Bibliotheken

Richtlinie zur Lageorientierung von Bauteilen in Bibliotheken Richtlinie zur Lageorientierung von Bauteilen in Bibliotheken Wie bereits in den FED-Mitteilungen der vorliegenden PLUS-Ausgabe erläutert, beschäftigt sich die gemeinsame Projektgruppe Design von FED/VdL

Mehr

EMS DESIGN GUIDE WEGWEISER FÜR FERTIGUNGSGERECHTES LEITERPLATTENDESIGN

EMS DESIGN GUIDE WEGWEISER FÜR FERTIGUNGSGERECHTES LEITERPLATTENDESIGN EMS DESIGN GUIDE WEGWEISER FÜR FERTIGUNGSGERECHTES LEITERPLATTENDESIGN 01 ALLGEMEIN... SEITE 07 02 ABKÜRZUNGEN... SEITE 07 03 PRODUKTKLASSEN... SEITE 08 04 LEITERPLATTEN... SEITE 09 4.1 LEITERPLATTENGRÖSSE

Mehr

4-Kanal RC-Memory Schalter Aufbau- und Bedienungsanleitung

4-Kanal RC-Memory Schalter Aufbau- und Bedienungsanleitung www.cp-elektronik.de Stand: 24. Juni 2015 Inhaltsverzeichnis 1 Einführung 2 2 Aufbauanleitung 2 2.1 Allgemeine Hinweise............................. 2 2.2 Verarbeitung von SMD Bauteilen......................

Mehr

Ein ZF Verstärker mit Dual Gate Mosfets für allgemeine Anwendungen

Ein ZF Verstärker mit Dual Gate Mosfets für allgemeine Anwendungen Ein ZF Verstärker mit Dual Gate Mosfets für allgemeine Anwendungen Wie schon beim Breitbandverstärker angemerkt, beschäftige ich mich mit der Entwicklung eines modularen Analog-Transceivers mit hochliegender

Mehr

Entwurfsprinzipien ein- und doppelseitiger. Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester. Seite 1 von 30

Entwurfsprinzipien ein- und doppelseitiger. Projekt Schaltungsdesign und Leiterplattenfertigung. 3.Semester. Seite 1 von 30 Entwurfsprinzipien ein- und doppelseitiger Platinen Projekt Schaltungsdesign und Leiterplattenfertigung 3.Semester Seite 1 von 30 Inhaltsverzeichnis 1 Literaturquelle...4 2 Mehrlagen-Layout (Multilayer)...5

Mehr

Projektlabor SS2005. EAGLE Board

Projektlabor SS2005. EAGLE Board Sven Winny Projektlabor SS2005 Inhalt: EAGLE Board Ausarbeitung 1. Allgemeine Informationen (S. 1) 2. Starten von EAGLE (S. 2) 3. Erstellen eines EAGLE Layouts (S. 2) Schaltung nach EAGLE Board importieren

Mehr

How to PCB - Tipps, Tricks und (ein wenig) Theorie rund um Design von Leiterplatten

How to PCB - Tipps, Tricks und (ein wenig) Theorie rund um Design von Leiterplatten How to PCB - Tipps, Tricks und (ein wenig) Theorie rund um Design von Leiterplatten Christoph Budelmann cb@budelmann-elektronik.com Münster, 11. Juni 2016 Hack n Breakfast Warpzone Münster 0 Christoph

Mehr

maxon motor control Erdungs- und GND-Konzepte für Antriebssteuerungen

maxon motor control Erdungs- und GND-Konzepte für Antriebssteuerungen Vermeidung von Störungen und Defekten an Kommunikations- Schnittstellen dank korrektem Erdungskonzept Durch ein falsch gewähltes Erdungs- und Massekonzept können in bestimmten Fällen grosse Ausgleichsströme

Mehr

Bausatz mit 2 16 Zeichen LCD-Display

Bausatz mit 2 16 Zeichen LCD-Display C S Technology Ltd. cstech.co.uk DTMF-Display 32 Bausatz mit 2 16 Zeichen LCD-Display Unser DTMF-Display kann bis zu 32 Zeichen anzeigen (16 pro Zeile). Die Anzeige kann über einen Druckschalter (nicht

Mehr

Eagle - Tutorial. Kurzeinführung in EAGLE 5.x.x. Achtung: Bitte das Skript zum Platinenversuch genau durchlesen!

Eagle - Tutorial. Kurzeinführung in EAGLE 5.x.x. Achtung: Bitte das Skript zum Platinenversuch genau durchlesen! Eagle - Tutorial Kurzeinführung in EAGLE 5.x.x Achtung: Bitte das Skript zum Platinenversuch genau durchlesen! Tobias Gläser Markus Amann (markus.amann@hs-weingarten.de) 1. Eagle 5.x.x herunterladen von

Mehr

DTMF-Decoder für die Steuerung von drei Servo-Motoren

DTMF-Decoder für die Steuerung von drei Servo-Motoren C S Technology Ltd. cstech.co.uk DTMF-Decoder für die Steuerung von drei Servo-Motoren Unser DTMF Servo-Treiber-Bausatz kann bis zu drei Servo-Motoren per DTMF-Töne steuern. Servo-Motor 1 kann in sechs

Mehr

Smarte Produkte. Elektronik + Mechanik = Mechatronik. Mit freundlicher Unterstützung von:

Smarte Produkte. Elektronik + Mechanik = Mechatronik. Mit freundlicher Unterstützung von: Smarte Produkte Elektronik + Mechanik = Mechatronik Mit freundlicher Unterstützung von: Agenda 1. Mechatronik mit SOLIDWORKS 2. SOLIDWORKS PCB 3. SOLIDWORKS Electrical 4. What's New in 2019 Mechatronik

Mehr

IR-Fernbedienungs- Bausatz IR8. Montageanleitung IR8. IR-Fernbedienungs-Bausatz IR8 Best.Nr

IR-Fernbedienungs- Bausatz IR8. Montageanleitung IR8. IR-Fernbedienungs-Bausatz IR8 Best.Nr IR-Fernbedienungs- Bausatz IR8 Montageanleitung IR8 IR-Fernbedienungs-Bausatz IR8 Best.Nr. 810023 www.pollin.de 2 Rund um die Uhr auf Schnäppchen-Jagd gehen unter: www.pollin.de Montage der Bauelemente

Mehr

Leiterplatten mit oberflächenmontierten Bauelementen

Leiterplatten mit oberflächenmontierten Bauelementen Prof. Dipl.-Ing. Rudolf Sautter Leiterplatten mit oberflächenmontierten Bauelementen Technik oberflächenmontierter Bauelemente (SMD) Entwerfen, Fertigen, Bestücken, Löten von Leiterplatten mit oberflächenmontierten

Mehr

Starrflex in Verbindung mit USB3

Starrflex in Verbindung mit USB3 Starrflex in Verbindung mit USB3 Würth Elektronik Circuit Board Technology Webinar am 10.10.2017 Referent: Andreas Schilpp www.we-online.de Seite 1 11.10.2017 Agenda Schnittstellen Signalintegrität bei

Mehr

EAGLE Electronics meet Mechanics

EAGLE Electronics meet Mechanics EAGLE Electronics meet Mechanics Richard Hammerl Product Manager Join the conversation #AUGermany #AU2017 Autodesk EAGLE S E I T 1988 EINFACH ANZUWENDENDER GRAPHISCHER LAYOUT EDITOR EASY APPLICABLE GRAPHICAL

Mehr

Webinar. ECT Best Practice: Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? www.we-online.de/embedding

Webinar. ECT Best Practice: Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? www.we-online.de/embedding Webinar ECT Best Practice: Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? ECT Best Practice Wie gehe ich ein Leiterplatten-Projekt mit eingebetteten Komponenten an? Grundlegende

Mehr

AS-electronic, Inh.: Norbert Koppel, Zietenstr. 8, Wesel

AS-electronic, Inh.: Norbert Koppel, Zietenstr. 8, Wesel USB Modem zum Anschluss an einen TS-520 Einfachmodems sind bereits zur Genüge beschrieben und gebaut worden. Diese Modems sollen die Schnittstelle zwischen Funkgerät und Computer für die digitalen Betriebsarten

Mehr

EAGLE - Bauteile selber definieren

EAGLE - Bauteile selber definieren EAGLE - Bauteile selber definieren Schritt 1: Neue Bibliothek öffnen Eigene Definitionen für Bauteile setzt man am besten in eine eigene Bibliothek. Starten Sie EAGLE und wählen im Control Center das Menü

Mehr

DIY Individual Prototyping and Systems Engineering. DIY Individual Prototyping and Systems Engineering. Gliederung. Einleitung

DIY Individual Prototyping and Systems Engineering. DIY Individual Prototyping and Systems Engineering. Gliederung. Einleitung DIY Individual Prototyping and Systems Engineering DIY Individual Prototyping and Systems Engineering Entwurf und Fertigung von elektronischen Schaltungen Max Gaukler Lehrstuhl für Regelungstechnik Sommersemester

Mehr

DIY Individual Prototyping and Systems Engineering

DIY Individual Prototyping and Systems Engineering DIY Individual Prototyping and Systems Engineering Max Gaukler Lehrstuhl für Regelungstechnik Sommersemester 2018 DIY Individual Prototyping and Systems Engineering Entwurf und Fertigung von elektronischen

Mehr

Lötanleitung LED Kerze

Lötanleitung LED Kerze Lötanleitung LED Kerze Autor: Cornelius Franz Bezugsadress: www.du-kannst-mitspielen.de Die LED Kerze stellt eine brennende Flamme auf zwei LED Matrizen mit insgesamt 288 LEDs dar. Die Farbe der LEDs kann

Mehr

Tipps und Tricks für die Capture DB. Sammlung wichtiger Tipps und Tricks

Tipps und Tricks für die Capture DB. Sammlung wichtiger Tipps und Tricks Titel: Produkt: Summary: Tipps und Tricks für die Capture DB OrCAD Capture Sammlung wichtiger Tipps und Tricks Autor/Date: Beate Wilke /8.1.2015 Version 1.2 Inhaltsverzeichnis 1 NC Pins... 2 1.1 NC Property...

Mehr

Möglichkeiten eine Hierarchie aufzubauen... 93 Synchronisation Sheet Entries und Schaltplan... 94 Elektrische Verbindungen zwischen den

Möglichkeiten eine Hierarchie aufzubauen... 93 Synchronisation Sheet Entries und Schaltplan... 94 Elektrische Verbindungen zwischen den Inhaltsverzeichnis Von der Installation zum ersten Projekt... 13 Altium Designer installieren... 15 Installation ab Altium Designer 14... 17 Installation Altium Designer 10-13... 19 Beispiele und Referenzdesigns

Mehr

Inh. Dipl. Ing. Mario Blunk Buchfinkenweg 3 99097 Erfurt / Deutschland

Inh. Dipl. Ing. Mario Blunk Buchfinkenweg 3 99097 Erfurt / Deutschland Inh. Dipl. Ing. Mario Blunk Buchfinkenweg 3 99097 Erfurt / Deutschland Telefon 0176 2904 5855 / 0361 6022 5184 Email mario.blunk@blunk electronic.de Internet www.blunk electronic.de Doc. Vers. 8 CadSoft

Mehr

Bei Aufgaben, die mit einem * gekennzeichnet sind, können Sie neu ansetzen.

Bei Aufgaben, die mit einem * gekennzeichnet sind, können Sie neu ansetzen. Name: Elektrotechnik Mechatronik Abschlussprüfung Elektronische Bauelemente SS2013 Mechatronik + Elektrotechnik Bachelor Prüfungstermin: Prüfer: Hilfsmittel: 17.7.2013 (90 Minuten) Prof. Dr.-Ing. Großmann,

Mehr

Checkliste für Elektronik-Projekte

Checkliste für Elektronik-Projekte Checkliste für Elektronik-Projekte (v0.5 2.1.15) Protokollvorlagen verwenden! Hier gibt es eine einfache Vorlage. 1. Projektbeschreibung 1. Formal 1. Titelseite 1. Name, Klasse,Jahrgang 2. Übungsdatum

Mehr

Target 3001! Design Station

Target 3001! Design Station Target 3001! Design Station Teil 3 : Entwurf von Leiterplatten für HF- und Mikrowellen- Schaltungen Autor: Gunthard Kraus, Oberstudienrat, Elektronikschule Tettnang 22. Mai 2002 52 Inhaltsverzeichnis von

Mehr

Logiktester BB-Logic

Logiktester BB-Logic Logiktester BB-Logic Bauanleitung Der Aufbau des BB-Logic gestaltet sich recht einfach. Als Voraussetzung sind grundlegende Lötkenntnisse und etwas Löterfahrung erforderlich. Wer bisher noch keine SMD-Bauelemente

Mehr

Programm Beschreibung. 2.1 Übersicht 2

Programm Beschreibung. 2.1 Übersicht 2 AES Referenz K2-1 Kapitel 2 Programm Beschreibung 2.1 Übersicht 2 2.2. Softwareanforderungen 4 2.3. Schaltplan Modul 5 2.3.1. Schaltplansymbole und Logistik 6 2.3.2. Ausgabe 7 2.3.3. Schaltplan / Layout

Mehr

Aufbau und Inbetriebnahme, SD Shield

Aufbau und Inbetriebnahme, SD Shield Inhaltsverzeichnis Hinweis...1 Technische Daten...2 Schaltplan...3 Layout...4 BS Seite...4 LS Seite...4 Stückliste...5 Bestückung der Leiterkarte...6 Aufbau der Lötseite...6 Fertig bestückte Leiterkarte...8

Mehr

Herstellen von Platinen

Herstellen von Platinen Herstellen von Platinen TU-Berlin Projektlabor SS2013 Projekt: Fear Gruppe: Audio Referent: Ahmed Boukhit 19/05/2013 Herstellen von Platinen 1 Gliederung: I. Allgemein. II. Fertigungsverlauf. III. Quellen/Literatur

Mehr

Wellenlöten, Durchstecktechnik (THT), Handlöten, Einpresstechnik, Kabelfertigung

Wellenlöten, Durchstecktechnik (THT), Handlöten, Einpresstechnik, Kabelfertigung 1. Wellenlöten von THT-Bauteilen Wellenlöten oder Schwalllöten ist ein Lötverfahren, mit dem elektronische Baugruppen, halb- oder vollautomatisch, nach dem Bestücken gelötet werden. Einzelne Lötstellen

Mehr

Webinar. Neue Möglichkeiten durch ECT Solder.

Webinar. Neue Möglichkeiten durch ECT Solder. Webinar Neue Möglichkeiten durch ECT Solder www.we-online.com Neue Möglichkeiten durch ECT Solder Embedded Component Technology ECT Motivation Bestehende Lösungen um Komponenten einzubetten Vorstellung

Mehr

Werkstättenlaborprotokoll

Werkstättenlaborprotokoll Werkstättenlaborprotokoll Übung: Eagle und Ätzen durchgeführt von: Name: Ing. Dominik Duhs Klasse: 4BHETR Datum: 20.01.2009 Betreuer: Prof. - Bewertung:!!Hinweis!! Hier wird oft der Ausdruck Schematik

Mehr

Agenda - PULSONIX Schulung - 1. TAG

Agenda - PULSONIX Schulung - 1. TAG Agenda - PULSONIX Schulung - 1. TAG In Abhängigkeit der zur Verfügung stehenden Zeit können eventuell nicht alle Themen behandelt werden! Einführung in Pulsonix: Handbücher, Installation, Updates Aufbau,

Mehr

Try to imagine. Stellen Sie sich vor wenn Echtzeit das bedeuten würde, was das Wort sagt: Echtzeit. Technische Präsentation

Try to imagine. Stellen Sie sich vor wenn Echtzeit das bedeuten würde, was das Wort sagt: Echtzeit. Technische Präsentation Try to imagine Stellen Sie sich vor wenn Echtzeit das bedeuten würde, was das Wort sagt: Echtzeit. Technische Präsentation Copyrightinfo unitel Datum 10.09.2008 Version 0.9 New thinking. MCC-Basis MCC-Architektur

Mehr

Termin: am Montag, 10.11.2008, 9:00-11:30 Uhr sowie am Freitag, 14.11.2008, 12:15-14:45 Uhr, jeweils im Raum 4-18

Termin: am Montag, 10.11.2008, 9:00-11:30 Uhr sowie am Freitag, 14.11.2008, 12:15-14:45 Uhr, jeweils im Raum 4-18 Technische Informatik Prof. Dr. M. Bogdan Institut für Informatik Termin: am Montag, 10.11.2008, 9:00-11:30 Uhr sowie am Freitag, 14.11.2008, 12:15-14:45 Uhr, jeweils im Raum 4-18 Inhaltsverzeichnis 1

Mehr

9.5. Stromversorgung, Reset-Schaltung, Schlusskontrolle

9.5. Stromversorgung, Reset-Schaltung, Schlusskontrolle 9.5. Stromversorgung, Reset-Schaltung, Schlusskontrolle Nun sind wir soweit, dass wir unsere Versorgungsspannung von +5V an alle IC s ( VCC ) und an den Ausgang des Festspannungsreglers anschließen können.

Mehr

Bild 1: Ein typischer 8-Lagen PCB Stackup für ein High-Speed Design

Bild 1: Ein typischer 8-Lagen PCB Stackup für ein High-Speed Design Den Lagenaufbau einer Leiterkarte planen, Teil 1 von Barry Olney, IN-CIRCUIT Design (Übersetzung: Achim Schulte, tecnotron elektronik) Erstveröffentlichung in The PCB Design Magazine', Juni 2015 Die Leiterplatte,

Mehr

Atmel Evaluations-Board

Atmel Evaluations-Board Atmel Evaluations-Board Montageanleitung 3. Auflage Atmel Evaluation-Bausatz Best.Nr. 810022 Montage der Bauelemente Atmel-Evaluations-Board Das Atmel-Evaluations-Board besteht aus einer Vielzahl von Bauelementen

Mehr

MID Mechatronic Integrated Devices. People Power Partnership

MID Mechatronic Integrated Devices. People Power Partnership MID Mechatronic Integrated Devices 2012-03-01 MID Mechatronic Integrated Devices André Bättig HARTING AG 1/16 Was ist die 3D-MID Technologie? 3D bedeutet, dass dreidimensionale Lösungen möglich sind MID

Mehr

Leiterplatten & Baugruppendesign Übersicht. Leiterplatten & Baugruppendesign Bewertung: Leiterplatten & Baugruppendesign Bewertung:

Leiterplatten & Baugruppendesign Übersicht. Leiterplatten & Baugruppendesign Bewertung: Leiterplatten & Baugruppendesign Bewertung: März 2017 1 Übersicht Baugruppenfertigung als Bauteil, ihre Herstellung, ihre phys. Eigenschaften Designgrundlagen in der Leiterplattenentwicklung Leiterplattendesign und Geräteentwicklung EMV High Speed

Mehr

Herbert Bernstein. Das EÄGLE. Handbuch. Der Crash-Kurs fürdas"bekdhnteste Leiterplattendesign. Mit 175 Abbildungen. Franzis

Herbert Bernstein. Das EÄGLE. Handbuch. Der Crash-Kurs fürdasbekdhnteste Leiterplattendesign. Mit 175 Abbildungen. Franzis Herbert Bernstein Das EÄGLE Handbuch Der Crash-Kurs fürdas"bekdhnteste Leiterplattendesign Mit 175 Abbildungen Franzis i in Inhalt 1 Einführung 11 1.1 Programmstart 12 1.1.1 Grundlagen 13 1.1.2 Allgemeine

Mehr

Fräsdaten mit KiCAD. Version: 0.0.1 Datum: 22.08.2014 Autor: Werner Dichler

Fräsdaten mit KiCAD. Version: 0.0.1 Datum: 22.08.2014 Autor: Werner Dichler Fräsdaten mit KiCAD Version: 0.0.1 Datum: 22.08.2014 Autor: Werner Dichler Inhalt Inhalt... 2 Programme... 3 Layout Erstellen... 4 Schaltplan Zeichnen... 4 Layout zeichnen... 5 Layout Kontrollieren...

Mehr

Langgezogener Aufbau des Eingangsfilters, um die parasitäre Kopplung vom Netzanschluss zum Netzteil zu minimieren.

Langgezogener Aufbau des Eingangsfilters, um die parasitäre Kopplung vom Netzanschluss zum Netzteil zu minimieren. Techniken zur Störminderung in Stromversorgungen Störarme Schaltnetzteile Von Alfred Hesener Platzierung und Layout Beim Leiterplattendesign muss ein Kompromiss zwischen kompaktem Aufbau und minimierter

Mehr

DSD2010: Bestückungs-Anleitung

DSD2010: Bestückungs-Anleitung DSD2010: Bestückungs-Anleitung Bestückungs-Anleitung DSD2010 2017-01-05 Seite 1 von 14 Inhaltsverzeichnis 1 - Grundsätzliches...3 2 - Die Platine GRUBE...4 2.1 - IC-Sockel...5 2.2 - Spannungsregler 7818

Mehr

Übung Integrierte Schaltungen 2. Übung: Metallleitungen: Abhängigkeiten, Toleranzen Modellierung

Übung Integrierte Schaltungen 2. Übung: Metallleitungen: Abhängigkeiten, Toleranzen Modellierung Übung Integrierte Schaltungen 2. Übung: Metallleitungen: Abhängigkeiten, Toleranzen Modellierung Organisatorisches Termine: 01.11.2013 15.11.2013 29.11.2013 13.12.2013 http://www.meis.tu-berlin.de/menue/studium_und_lehre/

Mehr

W2000A Huckepackplatine v1.0

W2000A Huckepackplatine v1.0 W2000A Huckepackplatine v1.0 Nach anfänglichen Schwierigkeiten die Huckepack-Platine in Betrieb zu nehmen (Schwingungen auf der +1.25V Spannungsversorgung), gelangen die nachfolgenden Messungen am 14.03.2010.

Mehr

Webinar 2013: Verbesserte Signalintegrität durch impedanzangepasste Leiterplatten

Webinar 2013: Verbesserte Signalintegrität durch impedanzangepasste Leiterplatten Webinar 2013: Verbesserte Signalintegrität durch impedanzangepasste Leiterplatten Würth Elektronik Circuit Board Technology www.we-online.de Seite 1 01.10.2013 Agenda S Impedanz und Leiterplatte I Materialaspekte/

Mehr

CU-R-CONTROL. Anleitung zum Schaltungsaufbau. Autor: Christian Ulrich. Datum: Version: Seite 1 von 9

CU-R-CONTROL. Anleitung zum Schaltungsaufbau. Autor: Christian Ulrich. Datum: Version: Seite 1 von 9 Seite 1 von 9 CU-R-CONTROL Anleitung zum Schaltungsaufbau Autor: Christian Ulrich Datum: 08.12.2007 Version: 1.00 Seite 2 von 9 Inhalt Historie 3 Herstellung der Schaltungen 4 Platinen zusägen 4 Platinen

Mehr

TGM. OrCAD 9.1. Um mit der Erstellung der Schaltung beginnen zu können, muss vorher unter, Ein neues

TGM. OrCAD 9.1. Um mit der Erstellung der Schaltung beginnen zu können, muss vorher unter, Ein neues OrCAD 9.1 Erstellt am 24.11.2000 von Michael Neuberger (Ungekürzte Version!) //Einleitung: OrCAD 9.1 ist ein hervorragendes, technisches Programm, dass alle notwendigen Komponenten zur Entwicklung eines

Mehr

WEdirekt. Der Online-Shop. von Würth Elektronik Seite 1

WEdirekt. Der Online-Shop. von Würth Elektronik Seite 1 WEdirekt Der Online-Shop von Würth Elektronik 15.05.2017 Seite 1 www.wedirekt.de Die Würth Elektronik Unternehmensgruppe 15.05.2017 Seite 2 www.wedirekt.de Kennzahlen Gründung 2008 Sitz Rot am See Produkte

Mehr

Inh. Dipl. Ing. Mario Blunk Buchfinkenweg Erfurt / Deutschland

Inh. Dipl. Ing. Mario Blunk Buchfinkenweg Erfurt / Deutschland Inh. Dipl. Ing. Mario Blunk Buchfinkenweg 3 99097 Erfurt / Deutschland Telefon +49 (0)361 6022 5184 Email info@blunk-electronic.de Internet www.blunk-electronic.de Doc. Vers. 2017-08-10 Design Reviews

Mehr

Praktikum Hochfrequenz- Schaltungstechnik

Praktikum Hochfrequenz- Schaltungstechnik Praktikum Hochfrequenz- Schaltungstechnik Entwurf eines rauscharmen HF-Vorverstärkers (LNA) für den Frequenzbereich um 1,575 GHz (GPS) im WS 2006/07 Gruppenmitglieder: 708719 712560 Wirth, Stephan 712748

Mehr

Design-Richtlinie für flexible Leiterplatten

Design-Richtlinie für flexible Leiterplatten DE Ihr Fachverband für Design, Leiterplatten- und Elektronikfertigung e. V. FED e. V. - Ihr Fachverband für Design, Leiterplattenund Elektronikfertigung Alte Jakobstraße 85/86 10179 Berlin http://www.fed.de

Mehr

Hohe Ströme in sicheren Bahnen.

Hohe Ströme in sicheren Bahnen. Hohe Ströme in sicheren Bahnen Webinar am 3. November 2015 Referent: Andreas Schilpp www.we-online.de Inhalte Dickkupfer bei Starrflex Update Designregeln Wirelaid Update UL-Listung Wirelaid 3D Hochstrom

Mehr

by AS playground.boxtec.ch/doku.php/tutorial I 2 C Bus Isolator Isolator

by AS playground.boxtec.ch/doku.php/tutorial I 2 C Bus Isolator Isolator www.boxtec.ch by AS playground.boxtec.ch/doku.php/tutorial I 2 C Bus Isolator Isolator Copyright Sofern nicht anders angegeben, stehen die Inhalte dieser Dokumentation unter einer Creative Commons - Namensnennung-

Mehr