Die Sandy-Bridge Architektur

Ähnliche Dokumente
TecNews: Sandy Bridge

Computergrundlagen Geschichte des Computers

Multi-Port-Speichermanager für die Java-Plattform SHAP

Computergrundlagen Geschichte des Computers

1. Sempron, Athlon II, Phenom II für Socket AM3. Link:

Seminar Multicore-Programmierung

Cell and Larrabee Microarchitecture

HYPER - THREADING HYPER-THREADING TECHNOLOGY SERGE FOPOUSSI. Serge Fopoussi UNIVERSITÄT BREMEN SEMINAR RECHNERARCHITEKTUR. Prof. Dr.

Der Aufbau der Fusion-APU von AMD

Intel Xeon Phi. Praktikum Parallele Rechnerarchitekturen May 13,

Die Intel Atom Architektur

Neue Prozessor-Architekturen für Desktop-PC

Instruktionen pro Takt

Tastatur. Software. Prozessor Besonderheiten. Eingabegerät Touchpad Numerisches Keypad Full-size Tastatur Island-Stil Tastatur

Intel Core i5 3570K GHz

Komplettsysteme. Hersteller Art. Nr EAN/UPC

RST-Labor WS06/07 GPGPU. General Purpose Computation On Graphics Processing Units. (Grafikkarten-Programmierung) Von: Marc Blunck

UltraSPARC T2 Processor

Informatik 12 Kapitel 3 - Funktionsweise eines Rechners

Technische Grundlagen der Informatik 2 SS Einleitung. R. Hoffmann FG Rechnerarchitektur Technische Universität Darmstadt E-1

Neue Dual-CPU Server mit Intel Xeon Scalable Performance (Codename Purley/Skylake-SP)

HP EliteDesk 800 G1 3.3GHz i SFF Schwarz PC

ASUS ZENBOOK UX330UA - 13,3" Notebook - Core i7 Mobile 2,5 GHz 33,8 cm

Rechnernetze und Organisation

Mobile Prozessoren. Ein Vergleich zwischen Intel Silvermont, ARM Cortex-A und AMD Temash. Hochschule Darmstadt

Untersuchung und Vorstellung moderner Grafikchiparchitekturen

Computer-Architektur Ein Überblick

step Electronic GmbH

Datenblatt: TERRA MINISERVER G ,00. Chipsatz: Intel C232 / Sockel 1151 / Single-Prozessor-System. Zusätzliche Artikelbilder IT. MADE IN GERMANY.

HP Workstation z640 - Workstation - Xeon E5 2,4 GHz - RAM: MB DDR-4 - HDD: 256 GB Serial ATA - Nicht verfügbar

Eine kurze Einführung in Rechnerarchitektur und Programmierung von Hochleistungsrechnern als zentrales Werkzeug in der Simulation

Hardware und Gerätetreiber

Wortmann AG TERRA MOBILE GHz i3-5020u 14Zoll 1920 x 1080Pixel Schwarz Notebook

Einführung in die Programmierung mit C++

Teil 1: Prozessorstrukturen

CPU, GPU und FPGA. CPU, GPU und FPGA Maximilian Bandle, Bianca Forkel 21. November 2017

Marketing. Ausführliche Details. GHz GB - 30,5 cm - 12 " Hersteller. EAN/UPC ITscope Art. Nr

Gliederung. Was ist CUDA? CPU GPU/GPGPU CUDA Anwendungsbereiche Wirtschaftlichkeit Beispielvideo

Datenblatt: TERRA PC-GAMER Zusätzliche Artikelbilder IT. MADE IN GERMANY.

Die Hammer Familie. Ein Kurzreferat von Frank Grümmert im Fach Rechnerstrukturen bei Herrn Prof. Dr. Risse an der Hochschule Bremen

H. Intel x86 CPU. Höhere Informatik. Systemprogrammierung: - Betriebssystemkonzepte, Ein- & Ausgabe

2. Computer (Hardware) K. Bothe, Institut für Informatik, HU Berlin, GdP, WS 2015/16

HP Enterprise ProLiant DL360 G7 Performance

Analyse aktueller Cache-Architekturen hinsichtlich Struktur und Effizienz. Markus Krause

An Introduction to Simultaneous Multi-Threading Prinziples and Architectures

exone BUSINESS S 1101 i W8.1Pro>W7

Produkte und Preise TERRA PC

Datenblatt: TERRA PC-GAMER Zusätzliche Artikelbilder IT. MADE IN GERMANY.

Grundlagen der Rechnerarchitektur

Datenblatt: TERRA PC-GAMER ,00. Gaming-PC mit 240GB SSD + AMD R9 Grafik. Zusätzliche Artikelbilder IT. MADE IN GERMANY

Produkte und Preise TERRA PC

System-Architektur und -Software

Musterlösungen Technische Informatik 2 (T2) Prof. Dr.-Ing. D. P. F. Möller

CLAIX Vorstellung und Technik Christian Terboven

MULTICORE- UND GPGPU- ARCHITEKTUREN

exone WORKSTATION 4304 i7-6700kssd W10Pro>W7

Im Bereich der Entwicklung und Herstellung von Prozessoren spielen

Acer Veriton M4620G - MT - 1 x Core i / 3 GHz

Dell Precision 3630 Tower - MT - 1 x Core i / 3.2 GHz

Hardware-Komponenten. DI (FH) Levent Öztürk

Mikroprozessor als universeller digitaler Baustein

Hyperthreads in Itanium - Prozessoren

Grundlagen der Rechnerarchitektur. MIPS Assembler

Frank Kuchta Markus Rüger

Transkript:

Fakultät Informatik - Institut für Technische Informatik - Professur für VLSI-Entwurfssysteme, Diagnostik und Architektur Die Sandy-Bridge Architektur René Arnold Dresden, 12. Juli 2011

0. Gliederung 1. Einleitung 2. Architektur 3. Features 4. Leistung 5. Fazit 6. Ausblick Folie 2 von 24

1. Einleitung x86 Mikroarchitektur 32nm Architekturbreite Seit 3.1.2011 im Handel Für Desktop-PCs entwickelt Basiert teilweise auf den Vorgängern Core und Westmere aber auch NetBurst Folie 3 von 24

2. Architektur Westmere Sandy Bridge http://pics.computerbase.de/3/2/2/9/8/16.jpg Folie 4 von 24

2. Architektur http://pics.computerbase.de/3/2/2/9/8/11.jpg Folie 5 von 24

Chipübersicht PCI-Express System Agent Display Speicher Controller 2. Architektur DMI CPU-Kern CPU-Kern L3 Cache CPU-Kern CPU-Kern Integrierte Grafik Folie 6 von 24

2. Architektur CPU - Präprozessor L1 L1 Cache Cache Pre Pre decode decode Instruction Instruction Queue Queue Decoders Decoders Sprungvorhersage Sprungvorhersage Dekodierter Dekodierter µop µop Cache Cache Folie 7 von 24

2. Architektur CPU - Out-of-Order Execution Integer Integer PRF PRF Gleitkomma Gleitkomma PRF PRF Zuordnung, Zuordnung, Umbenennung, Umbenennung, Zurückstellung Zurückstellung Out-of-Order Out-of-Order Scheduler Scheduler Folie 8 von 24

2. Architektur CPU - Execution Unit Scheduler Scheduler Port Port 00 Port Port 11 Port Port 55 Port Port 22 Port Port 33 Port Port 44 ALU ALU ALU ALU ALU ALU Load Load Store Store Address Address Store Store Data Data Integer Integer MUL MUL Integer Integer ADD ADD JMP JMP Store Store Address Address Load Load SSE SSE MUL MUL SSE SSE ADD ADD SSE SSE Shuffle Shuffle DIV DIV AVX AVX FP FP ADD ADD AVX/FP AVX/FP Shuffle Shuffle AVX AVX FP FP MUL MUL AVX/FP AVX/FP Bool Bool Memory Memory Control Control L1 L1 Daten Daten Cache Cache 48 Bytes Folie 9 von 24

2. Architektur AVX Advanced Vector Extensions Allgemein SIMD FP ALU AVX Multiplikation Int MUL FP MUL Int Shuffle DIV ALU AVX Addition FP ADD Port Port 00 Port Port 11 Port Port 55 SIMD Integer Int ADD Int Shuffle ALU JMP AVX Shuffle FP Shuffle AVX BooleanFP Boolean Folie 10 von 24

2. Architektur Chipübersicht Intel HD 2000 / 3000 Verbindung zum L3 Cache 12 Execution Units Größere Register Neue Instruktionen DirectX10.1 OpenCL-Unterstützung PCI-Express System Agent Display Speicher Controller DMI CPU-Kern CPU-Kern L3 Cache CPU-Kern CPU-Kern Integrierte Grafik Folie 11 von 24

2. Architektur Ringbus Display Display I/O I/O System System Agent Agent Memory Memory Controller Controller Ring Core Core 44 Media Media Processing Processing Core Core 33 Execution Execution Units Units Core Core 22 3D 3D Processing Processing Core Core 11 Kerne Last Level Cache Grafikprozessor Folie 12 von 24

Chipübersicht PCI-Express System Agent Display Speicher Controller 2. Architektur DMI CPU-Kern CPU-Kern L3 Cache CPU-Kern CPU-Kern Integrierte Grafik Folie 13 von 24

3. Features Hyper-Threading Ressourcenauslastung Physikalische Prozessoren Logische Prozessoren Ressource 1 Ressource 2 Thread 1 Th re ad Ressource 3 2 Folie 14 von 24

3. Features Turbo 2.0 [computerbase.de] Folie 15 von 24

4. Leistung Performancerating mit Anwendungen und Spielen i7 2600K i7 960 i5 2500K i5 760 i7 980X AMD Phenom II X6 0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100% [computerbase.de] Folie 16 von 24

4. Leistung Leistungsaufnahme gesamtes System - in Watt i7 2600K i7 960 i5 2500K i5 760 i7 980X AMD Phenom II X6 0 50 100 150 200 250 [computerbase.de] Folie 17 von 24

4. Leistung Performancerating zu minimaler Leistungsaufnahme i7 2600K i7 960 i5 2500K i5 760 i7 980X AMD Phenom II X6 0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100% [computerbase.de] Folie 18 von 24

4. Leistung Preis-Leistungs-Verhältnis i7 2600K i7 960 i5 2500K i5 760 i7 980X AMD Phenom II X6 0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100% [computerbase.de], Preise stand 29.06.2011 Folie 19 von 24

5. Fazit + Leistungsstärker + Energieeffizienter + Günstiger als die Nehalem-Prozessoren - neuer Sockel 1155 - AVX noch nirgends angewendet - Intel HD 3000 Grafik nur in Topmodellen Folie 20 von 24

6. Ausblick Ivy-Bridge ab 2012 Neue Transistortechnologie: 3D Tri-Gate-Transistor http://download.intel.com/newsroom/kits/22nm/images/planar_vs_tri-gate.jpg Folie 21 von 24

6. Ausblick Zukünftige Architekturgrößen Laut Roadmap Intel: Prozessname Lithographie 1. Produktion P1266 45 nm 2007 P1268 32 nm 2009 P1270 22 nm 2011 P1272 14 nm 2013 P1274 10 nm 2015 Folie 22 von 24

7. Quellen PCGames-Hardware computerbase.de [http://www.pcgameshardware.de/aid,774356] [http://www.computerbase.de/artikel/prozessoren/2011/test-intel-sandy-bridge/] HT4U.net [http://ht4u.net/reviews/2011/intel_sandy_bridge_sockel_1155_quadcore/] Golem.de [http://www.golem.de/1101/80409.html] Tom's Hardware [http://www.tomshardware.de/sandy-bridge-core-i7-2600k-core-i5-2500k,testberichte-240702.html] Intel.com [http://www.intel.com/technology/architecture-silicon/2ndgen/index.htm] Folie 23 von 24

Folie 24 von 24