74 HCT Stückpreis in EUR inkl. 20% MWSt. Artikelnr. Artikelbezeichnung ab 1 Stk. 0,29 0,29 0,36 0,29 0,29 0,36 0,36 0,29 0,36 0,59 0,36 0,36 0,29

Größe: px
Ab Seite anzeigen:

Download "74 HCT Stückpreis in EUR inkl. 20% MWSt. Artikelnr. Artikelbezeichnung ab 1 Stk. 0,29 0,29 0,36 0,29 0,29 0,36 0,36 0,29 0,36 0,59 0,36 0,36 0,29"

Transkript

1 Status A = Auslauftype - zurzeit noch lagernd 74 HCT Status B = keine Lagerware (kann aber lagernd sein) HCT 00 N Quad 2Inp NAND Gate DIP14 0,29 0,26 0, HCT 02 N Quad 2Inp NOR Gate DIP14 0,29 0,26 0, HCT 03 N Quad 2Input NAND Gate DIP14 0,36 0,32 0, HCT 04 N Hex Inverter DIP14 0,29 0,26 0, HCT 08 N Quad 2Inp AND Gate DIP14 0,29 0,26 0, HCT 10 N Tripple 3Input NAND Gate DIP14 0,36 0,32 0, HCT 11 N Dual J-K Flip-FlopPreset/Clear DIP16 0,36 0,32 0, HCT 14 N Hex Inv Schmitt Trigger DIP14 0,29 0,26 0, HCT 20 N Dual 4-Input NAND Gate DIP14 0,36 0,32 0, HCT 21 N A 0,59 0,53 0, HCT 27 N Triple 3-Input NOR Gate DIP14 0,36 0,32 0, HCT 30 N 8Inp NAND Gate DIP14 0,36 0,32 0, HCT 32 N Quad 2Inp OR Gate DIP14 0,29 0,26 0, HCT 42 N BCD to Decimal Decoder (1of10) DIP16 0,78 0,70 0, HCT 73 N Dual J-K Flip-Flop with Clear DIP14 0,48 0,43 0, HCT 74 N Dual D-Flip Flop+Pres DIP14 0,36 0,32 0, HCT 75 N 4-Bit D-Type Latch DIP16 0,60 0,54 0, HCT 85 N 4Bit Magnit Comparat DIP16 0,60 0,54 0, HCT 86 N Quad 2Inp Excl OR Gate DIP14 0,36 0,32 0, HCT 93 N 4Bit Binary Counter DIP14 0,78 0,70 0, HCT 107 N Dual J-K Flip-Flop with Clear DIP14 0,48 0,43 0, HCT 112 N Dual J-K Flip-FlopPreset/Clear DIP16 0,65 0,59 0, HCT 123 N Dual Retrigger 1Shots DIP14 0,50 0,45 0, HCT 125 N Quad 3State Buffer DIP14 0,36 0,32 0, HCT 126 Quad Bus Buffer (3-State) DIP14 0,60 0,54 0, HCT 132 N Quad Schmitt Trigger DIP14 0,40 0,36 0, HCT 137 3to8 Line Decoder Latch (Inv.) DIP 16 A 0,80 0,72 0, HCT 138 N 3 to 8 Line Decoder DIP16 0,40 0,36 0, HCT 139 N 2x 2 to 4 Decoder/Demux DIP16 0,40 0,36 0, HCT 151 N 8 Channel Multiplexer DIP16 0,60 0,54 0, HCT 153 Dual 4-Channel Multiplexer DIP 16 0,78 0,70 0, HCT 154 N 4 to 16 Decoder/Demultiplexer DIP24 1,35 1,22 1, HCT 157 N Quad 2Inp Multiplex DIP16 0,50 0,45 0, HCT 158 Quad 2-Input Multiplexer inv. DIP16 A 0,85 0,77 0, HCT 160 Sync. BCD Counter Asyn. Clear DIP16 0,95 0,86 0, HCT 161 N Sync. Bin. Counter Asyn. Clear DIP16 0,75 0,68 0, HCT 162 A 1,20 1,08 0, HCT 163 N Sync. Bin. Counter Sync. Clear DIP16 0,65 0,59 0, HCT 164 N 8Bit Shift Reg S-In/P-Out DIP14 0,50 0,45 0, HCT 165 N 8Bit Shift Reg P-In/S-Out DIP16 0,60 0,54 0, HCT 166 N 8 Bit PISO Shift Register DIP16 0,75 0,68 0, HCT 173 N Quad D-Flip-Flop (3-State) DIP16 0,75 0,68 0, HCT 174 N Hex D-Flip-Flop with Clear DIP16 0,50 0,45 0, HCT 175 Quad D-Flip-Flop with Clear DIP16 0,75 0,68 0, HCT 181 A 4,95 4,46 3, HCT 182 A 2,00 1,80 1, HCT 190 A 2,00 1,80 1, HCT 191 N Sync. 4-Bit Bin. Up/Down Counter DIP16 0,95 0,86 0, HCT 192 N A 0,75 0,68 0, HCT 193 N Syn.4B Up/Do.Bin.Coun.DIP16 0,75 0,68 0, HCT 195 N A 1,25 1,13 0, HCT 221 N Dual Monostable Multivibrator DIP16 0,95 0,86 0, HCT Decoder/Demultiplexer A 1,60 1,44 1, HCT 238 N 3 to 8 Line Decoder DIP16 0,65 0,59 0, HCT 240 N Inv 3-Sta Oct Bus Buf DIP20 0,60 0,54 0, HCT 241 N Octal Bus Buffer (3-State) DIP20 0,60 0,54 0, HCT 242 A A 1,30 1,17 0, HCT 243 N Quad Bus Transceiver 3-State DIP14 0,75 0,68 0, HCT 244 N Inv 3-Sta Oct Bus Buf DIP20 0,50 0,45 0, HCT 245 N Oct Bus Transc/N-Nv DIP20 0,50 0,45 0, HCT 251 N 8-Channel Multiplexer 3-State DIP16 0,60 0,54 0, HCT 253 Dual 4-Channel MUX 3-State DIP 16 A 1,25 1,13 0, HCT 257 N Quad 2-Channel Multiplexer DIP16 0,60 0,54 0, HCT 258 0,95 0,86 0, HCT 259 N 8Bit Adressable Latch DIP16 0,60 0,54 0, HCT 273 N Oct D-Fli-Flo clear DIP20 0,60 0,54 0, HCT Bit Parity Generator DIP14 A 2,00 1,80 1, HCT 283 N 4-Bit Binary Full Adder DIP16 0,95 0,86 0, HCT 297 A 3,95 3,56 2, HCT 299 N 8-Bit PIPO Shift Register 3-St DIP20 1,65 1,49 1, HCT 354 A 2,85 2,57 2, HCT 356 A 3,40 3,06 2, HCT 365 N Hex Buffer/Line Driver 3-State DIP16 0,65 0,59 0, HCT 366 Hex Buffer/Line Driver Invert. DIP16 A 1,65 1,49 1, HCT 367 N Hex Buffer/Line Driver 3-State DIP16 0,95 0,86 0,71

2 74 HCT HCT 373 N Octal Transp.Latch DIP20 0,50 0,45 0, HCT 374 N Octal D-FF Tri-St. DIP20 0,60 0,54 0, HCT 377 N Octal D-Flip-Flop DIP20 0,60 0,54 0, HCT 390 N Dual Decade Counter DIP16 0,80 0,72 0, HCT 393 N Dual 4Bit Binary Counter DIP14 0,60 0,54 0, HCT 423 Dual Monostable Multivibrator DIP16 A 1,65 1,49 1, HCT 533 A 1,25 1,13 0, HCT 534 A 1,25 1,13 0, HCT 540 N Tri-St. Inv Oct Buff DIP20 0,50 0,45 0, HCT 541 N Tri-St. Oct Buff DIP20 0,50 0,45 0, HCT 563 N Octal D-Latch (3-State,Inv.) DIP20 1,25 1,13 0, HCT 573 N Octal Latch 3-State DIP20 0,50 0,45 0, HCT 574 N Octal D-FF Pet 3-St DIP20 0,50 0,45 0, HCT 595 N 8Bit Shift Reg/Outp Latch DIP16 0,60 0,54 0, HCT Bit Latch/Shift Register DIP16 1,35 1,22 1, HCT 640 N Oct Inv Bus Tran DIP20 1,25 1,13 0, HCT 643 A 2,60 2,34 1, HCT 646 N Octal Bus Trans.& Reg. DIP24 2,45 2,21 1, HCT 651 A 3,95 3,56 2, HCT 652 N Octal Bus Transc./Register DIP24 2,45 2,21 1, HCT 670 N 4x4Bit Register File 3-State DIP16 1,65 1,49 1, HCT 688 N 8Bit Magn Comparator DIP20 0,75 0,68 0, HCT 4002 Dual 4-Input NOR Gate DIP14 0,50 0,45 0, HCT 4015 A 1,60 1,44 1, HCT 4017 N Decade Counter/Devider DIP16 0,80 0,72 0, HCT 4020 N 14-Stage Binary Ripple Counter DIP16 0,95 0,86 0, HCT Stage Binary Ripple Counter DIP14 A 1,75 1,58 1, HCT 4040 N 12Stage Binary Counter DIP16 0,95 0,86 0, HCT 4046 AN PLL with VCO DIP16 1,95 1,76 1, HCT 4051 N 8 Channel analog Multipl DIP16 0,60 0,54 0, HCT 4052 N Dual 4Ch Analog Multi/Demultipexer DIP16 0,65 0,59 0, HCT 4053 N Triple 2Chan. Analog Mux/Demux DIP16 0,65 0,59 0, HCT 4059 A 7,25 6,53 5, HCT 4060 N 14 Stage Binary Counter DIP16 0,65 0,59 0, HCT 4066 N Quad Bilateral Switch DIP14 0,75 0,68 0, HCT 4067 N 16-Channel Analog Mux/Demux DIP24 4,50 4,05 3, HCT 4075 Triple 3-Input OR Gate DIP14 A 0,65 0,59 0, HCT 4094 N 8Stage Shift&Store Bus Reg DIP16 0,60 0,54 0, HCT A 3,20 2,88 2, HCT N 1,65 1,49 1, HCT A 3,95 3,56 2, HCT A 3,95 3,56 2, HCT 4352 A 2,85 2,57 2, HCT 4353 A 2,85 2,57 2, HCT 4510 A 2,85 2,57 2, HCT 4511 N BCD/7Segment Decoder/DriverLED DIP16 0,95 0,86 0, HCT 4514 N 4to16 Line Decoder Latch DIP24 1,75 1,58 1, HCT 4515 A 4,50 4,05 3, HCT 4516 A 2,65 2,39 1, HCT 4518 A 1,80 1,62 1, HCT 4520 N Dual Sync. 4-Bit Bin. Counter DIP16 1,25 1,13 0, HCT 4538 N Dual Monostable Multivibrator DIP16 0,95 0,86 0, HCT 4543 A 1,50 1,35 1, HCT 7030 N 12,50 11,25 9, HCT 7046 AN PLL with Lock Detector DIP16 2,45 2,21 1,84 74 HC HC 00 N Quad 2Inp NAND Gate DIP14 0,28 0,25 0, HC 02 N Quad 2Inp NOR Gate DIP14 0,28 0,25 0, HC 03 N Quad 2-Input NAND Gate DIP14 0,40 0,36 0, HC 04 N Hex Inverter DIP14 0,28 0,25 0, HC 08 N Quad 2Inp AND Gate DIP14 0,28 0,25 0, HC 10 N Tripple 3Input NAND Gate DIP14 0,35 0,32 0, HC 11 N Triple 3-Input AND Gate DIP14 0,50 0,45 0, HC 14 N Hex Inv Schmitt Trigger DIP14 0,28 0,25 0, HC 20 N Dual 4Inp NAND Gate DIP14 0,35 0,32 0, HC 21 N Dual 4-Input AND Gate DIP14 0,35 0,32 0, HC 27 N Triple 3I/P NOR Gate DIP14 0,35 0,32 0, HC 30 N 8-Input NAND Gate DIP14 0,35 0,32 0, HC 32 N Quad 2Inp OR Gate DIP14 0,30 0,27 0, HC 42 N BCD-to-Decim. Decoder DIP16 0,75 0,68 0, HC 51 N Dual 2-Wide 2-Input AND/OR Inv DIP14 0,40 0,36 0, HC 58 A 1,20 1,08 0,90

3 74 HC HC 73 NDual JK Flip Flop+Clr DIP14 0,36 0,32 0, HC 74 N Dual D Flip Flop DIP14 0,36 0,32 0, HC 75 N 4-Bit D-Type Latch DIP16 0,70 0,63 0, HC 76 N Dual J-K Flip-Flop with Clear DIP16 0,50 0,45 0, HC 77 A 0,95 0,86 0, HC 85 N 4-Bit Magnitude Comparator DIP16 0,65 0,59 0, HC 86 N Quad 2Inp Excl OR Gate DIP14 0,36 0,32 0, HC 93 N 4Bit Binary Counter DIP14 0,95 0,86 0, HC 107 N Dual J-K Flip-Flop with Clear DIP14 0,45 0,41 0, HC 109 N Dual J-K Flip-FlopPreset/Clear DIP16 0,65 0,59 0, HC 112 N Dual J-K Flip-FlopPreset/Clear DIP16 0,60 0,54 0, HC 113 A 0,95 0,86 0, HC 123 N 2x Monostab Multivib DIP16 0,65 0,59 0, HC 125 N Quad 3State Buffer DIP14 0,40 0,36 0, HC 126 N Quad Bus Buffer (3-State) DIP14 0,45 0,41 0, HC 131 A 0,95 0,86 0, HC 132 N 4 2-Inp Schmi NAND Ga.DIP14 0,40 0,36 0, HC 133 N 13-Input NAND Gate DIP14 0,45 0,41 0, HC 137 N 3 to 8 Line Decod/Latch DIP16 0,65 0,59 0, HC 138 N 3 to 8 Line Decoder DIP16 0,45 0,41 0, HC 139 N 2x 2 to 4 Decoder/Demux DIP16 0,45 0,41 0, HC 147 N 10 to 4 Line Priority Encoder DIP16 0,50 0,45 0, HC 148 N 8to3 Line Priority Encoder DIP16 0,60 0,54 0, HC 151 N 8-Channel Multiplexer DIP16 0,50 0,45 0, HC 152 N A 0,95 0,86 0, HC 153 N Dual 4-Channel Multiplexer DIP16 0,55 0,50 0, HC 154 N 4 to 16 Decoder/Demultiplexer DIP24 1,85 1,67 1, S 74 HC 154 schmal 4 to 16 Decoder/Demultiplexer DIP24 4,25 3,83 3, HC 155 N 4 to 16 Decoder/Demultiplexer DIP24 1,85 1,67 1, HC 157 N Quad 2-Channel Multiplexer DIP16 0,58 0,52 0, HC 158 Quad 2-Input Multiplexer inv. DIP16 0,95 0,86 0, HC 160 Sync. BCD Counter Asyn. Clear DIP16 0,95 0,86 0, HC 161 N Sync. Bin. Counter Asyn. Clear DIP16 0,75 0,68 0, HC 162 A 0,85 0,77 0, HC 163 N Sync 4Bit Bin-Counter DIP16 0,60 0,54 0, HC 164 N 8Bit Shift Reg S-In/P-Out DIP14 0,65 0,59 0, HC 165 N 8Bit Shift Reg P-In/S-Out DIP16 0,65 0,59 0, HC 166 N 8Bit Sh Reg P-In/S-Out DIP16 0,65 0,59 0, HC 173 N Quad D-Flip-Flop (3-State) DIP16 0,65 0,59 0, HC 174 N Hex D-Flip-Flop with Clear DIP16 0,50 0,45 0, HC 175 N Quad D Flip Flop with Clr DIP16 0,50 0,45 0, HC 181 A 3,45 3,11 2, HC 182 A 1,45 1,31 1, HC 190 A 1,85 1,67 1, HC 191 N Sync. 4-Bit Bin. Up/Down Counter DIP16 0,85 0,77 0, HC 192 N A 0,85 0,77 0, HC 193 N Sync. 4-Bit Bin. Up/Don Count DIP16 0,75 0,68 0, HC 194 A 1,25 1,13 0, HC 195 A 0,95 0,86 0, HC 221 N Dual Monost Multivibr DIP16 0,85 0,77 0, HC 237 N 3 to 8 Line Decoder Latch DIP16 0,75 0,68 0, HC 238 N 3 to 8 Line Decoder DIP16 0,50 0,45 0, HC 240 N Inv 3-Sta Oct Bus Buf DIP20 0,85 0,77 0, HC 241 N Octal Bus Buffer (3-State) DIP20 0,65 0,59 0, HC 242 A 0,85 0,77 0, HC 243 N Quad Bus Transceiver 3-State DIP14 0,85 0,77 0, HC 244 N Inv 3-Sta Oct Bus Buf DIP20 0,50 0,45 0, HC 245 N Oct Bus Transc/N-Nv DIP20 0,50 0,45 0, HC 251 N 8 Channel Multipl 3-Sta DIP16 0,75 0,68 0, HC 253 Dual 4-Channel MUX 3-State DIP16 A 0,95 0,86 0, HC 257 N Quad 2-Channel Multiplexer DIP16 0,75 0,68 0, HC 258 A 1,25 1,13 0, HC 259 N 8Bit Adressable Latch DIP16 0,75 0,68 0, HC 266 N = 7266 Quad Exclusive NOR Gate DIP16 0,55 0,50 0, HC 273 N Oct D-Fli-Flo clear DIP20 0,65 0,59 0, HC 280 N 9-Bit Parity Generator DIP14 0,85 0,77 0, HC 283 N 4-Bit Binary Full Adder DIP16 0,85 0,77 0, HC 292 A 3,15 2,84 2, HC 297 A 2,60 2,34 1, HC 298 A 2,95 2,66 2, HC 299 N 8-Bit PIPO Shift Register 3-St DIP20 1,15 1,04 0, HC 323 A 1,75 1,58 1, HC 352 A 0,95 0,86 0, HC 354 A 1,95 1,76 1, HC 356 A 1,95 1,76 1,46

4 74 HC HC 365 N Hex Buffer/Line Driver 3-State DIP16 0,50 0,45 0, HC 366 N Hex Buffer/Line Driver Invert. DIP16 0,50 0,45 0, HC 367 N Hex Buffer/Line Driver 3-State DIP16 0,50 0,45 0, HC 368 N Hex Buffer/Line Driver Invert. DIP16 0,50 0,45 0, HC 373 N Octal D-Latch (3-State) DIP20 0,65 0,59 0, HC 374 N Oct 3-Sta D-Flip Flop DIP20 0,60 0,54 0, HC 375 A 0,95 0,86 0, HC 377 N Octal D-Flip-Flop DIP20 0,65 0,59 0, HC 386 A 0,85 0,77 0, HC 390 N Dual Decade Counter DIP16 0,75 0,68 0, HC 393 N Dual 4Bit Binary Counter DIP14 0,60 0,54 0, HC 533 N A 1,95 1,76 1, HC 534 N OCTAL D-Flip-Flop (3-State) DIP20 1,35 1,22 1, HC 540 N Tri-St. Inv Oct Buff DIP20 0,55 0,50 0, HC 541 N Tri-St. Oct Buff DIP20 0,55 0,50 0, HC 563 N Octal D-Latch (3-State,Inv.) DIP20 0,65 0,59 0, HC 564 N Octal D-Flip-Flop (3-State) DIP20 0,85 0,77 0, HC 573 N Octal Latch 3-State DIP20 0,45 0,41 0, HC 574 N Octal D-FF Pet 3-St DIP20 0,50 0,45 0, HC 590 N 8Bit Bin Counter/Outp Reg DIP16 0,75 0,68 0, HC 595 N 8Bit Shift Reg/Outp Latch DIP16 0,50 0,45 0, HC 620 A 1,75 1,58 1, HC 623 A 1,75 1,58 1, HC 640 Octal Bus Transceiver Inv. DIP20 1,45 1,31 1, HC 643 A 1,95 1,76 1, HC 646 Octal Bus Transc./Register DIP24 2,95 2,66 2, HC 652 N Octal Bus Transc./Register DIP24 2,65 2,39 1, HC 670 N 4x4Bit Register File 3-State DIP16 0,80 0,72 0, HC 688 N 8Bit Magn Comparator DIP20 0,80 0,72 0, HC 690 A 1,95 1,76 1, HC 691 A 1,95 1,76 1, HC 692 A 1,95 1,76 1, HC 693 A 1,95 1,76 1, HC 696 A 2,95 2,66 2, HC 698 A 1,95 1,76 1, HC 699 A 4,95 4,46 3, HC 4002 N Dual 4-Input NOR Gate DIP14 0,55 0,50 0, HC 4015 Dual 4-Bit SIPO Shift Register DIP16 0,80 0,72 0, HC 4016 Quad Bilateral Switch DIP14 0,75 0,68 0, HC 4017 N Decade Counter/Divider DIP16 0,75 0,68 0, HC 4020 N 14Stage Binary Counter DIP16 0,95 0,86 0, HC 4022 A 0,95 0,86 0, HC 4024 N 7-Stage Binary Ripple Counter DIP14 1,15 1,04 0, HC 4028 N BCD to Decimal Decoder DIP16 0,65 0,59 0, HC 4040 N 12Stage Binary Counter DIP16 0,65 0,59 0, HC 4046 AN Phase Locked Loop with VCO DIP16 1,45 1,31 1, HC 4049 Inverting Hex Buffer DIP16 0,80 0,72 0, HC 4050 N Hex Buffer/Converter DIP16 0,50 0,45 0, HC 4051 N 8 Channel Analog Multipl DIP16 0,55 0,50 0, HC 4052 N Analog Multiplexer DIP16 0,60 0,54 0, HC 4053 N 8 Channel Analog Multipl DIP16 0,75 0,68 0, HC 4060 N 14 Stage Binary Counter DIP16 0,75 0,68 0, HC 4066 N Quad Bilateral Switch DIP14 0,50 0,45 0, HC Channel Analog Mux/Demux DIP24 A 3,95 3,56 2, HC 4072 A 0,60 0,54 0, HC 4075 N Triple 3-Input OR Gate DIP14 0,45 0,41 0, HC 4078 N 8-Input NOR/OR-Gate DIP14 0,40 0,36 0, HC 4094 N 8Stage Shift&Store Bus Reg DIP16 0,55 0,50 0, HC N A 1,35 1,22 1, HC A 2,55 2,30 1, HC Bit x 16Word FIFO Register DIP16 2,35 2,12 1, HC 4316 N Quad Bilateral Switch DIP16 0,85 0,77 0, HC Channel Analog Mux/Demux DIP20 A 2,25 2,03 1, HC 4352 A 1,95 1,76 1, HC 4353 Triple 2-Chan Analog Mux/Demux DIP20 1,35 1,22 1, HC 4510 N A 1,65 1,49 1, HC 4511 N BCD/7Segment Decoder/DriverLED DIP16 0,85 0,77 0, HC 4514 N 1 OF 16 DEC/DEMPLXR I/P L DIP24 1,95 1,76 1, HC 4515 N 4to16 Line Decoder Latch Inv. DIP24 1,95 1,76 1, HC 4516 N A 0,95 0,86 0, HC 4518 A 1,75 1,58 1, HC 4520 N Dual Sync. 4-Bit Bin. Counter DIP16 0,75 0,68 0, HC 4538 N Dual Monostable Multivibr DIP16 0,55 0,50 0, HC 4543 N BCD/7Segment Decoder/DriverLCD DIP16 0,85 0,77 0, HC 5555 A 1,95 1,76 1,46

5 74 HC HC 7030 A 19,95 17,96 14, HC 7046 AN PLL with Lock Detector DIP16 2,45 2,21 1, HC 7294 A 1,75 1,58 1, HC 7597 A 1,75 1,58 1,31 74 LS LS 00 Quad 2Inp NAND Gate DIP14 0,35 0,32 0, LS 01 A 0,55 0,50 0, LS 02 Quad 2Inp NOR Gate DIP14 0,45 0,41 0, LS 03 Quad 2Inp NAND Gate DIP14 0,45 0,41 0, LS 04 Hex Inverter DIP14 0,40 0,36 0, LS 05 Hex Inverter DIP14 0,45 0,41 0, LS 06 Hex Inverter DIP14 1,15 1,04 0, LS 07 Hex Inverter DIP14 1,45 1,31 1, LS 08 Quad 2Inp AND Gate DIP14 0,45 0,41 0, LS 09 Quad AND-Gate DIP14 0,65 0,59 0, LS 10 Trip 3Inp NAND Gate DIP14 0,45 0,41 0, LS 11 0,45 0,41 0, LS 12 A 0,55 0,50 0, LS 13 A 0,60 0,54 0, LS 14 Hex Trigger DIP14 0,55 0,50 0, LS 15 A 0,60 0,54 0, LS 18 A 2,45 2,21 1, LS 19 A 2,95 2,66 2, LS 20 Dual 4Inp NAND Gate DIP14 0,45 0,41 0, LS 21 Dual 4Inp AND Gate DIP14 0,60 0,54 0, LS 22 A 0,65 0,59 0, LS 24 A 7,45 6,71 5, LS 26 A 0,45 0,41 0, LS 27 Trip. NOR-Gates Vcc=4,75-5,25V DIP14 0,60 0,54 0, SN 74 LS 28 A 0,50 0,45 0, SN 74 LS 30 NAND-Gate Vcc=4,75V-5,25V DIP14 0,45 0,41 0, SN 74 LS 32 Quad 2Inp OR Gate DIP14 0,45 0,41 0, LS 33 A 0,60 0,54 0, LS 37 Quad 2Inp NAND Buff DIP14 1,25 1,13 0, LS 38 Quad 2Inp NAND Buff DIP14 0,75 0,68 0, LS 40 A 0,60 0,54 0, SN 74 LS 42 BCD to Dec Decoder DIP16 0,75 0,68 0, LS 47 BCD to 7-Seg Dec Driv DIP16 0,85 0,77 0, LS 49 A 3,65 3,29 2, LS 51 A 0,60 0,54 0, LS 54 A 0,60 0,54 0, LS 55 A 0,60 0,54 0, LS 63 A 2,95 2,66 2, LS 73 Dual JK Flip-Flop DIP14 0,75 0,68 0, LS 74 Dual D Flip Flop DIP14 0,50 0,45 0, LS 75 1,85 1,67 1, LS 78 A 0,95 0,86 0, LS 83 0,95 0,86 0, LS 85 4Bit Magnit Comparat DIP16 1,15 1,04 0, SN 74 LS 86 Quad Exclus OR Gate DIP14 0,60 0,54 0, SN 74 LS 90 Dec.Div.By12+Bin.Coun.DIP14 0,75 0,68 0, LS 91 A 2,20 1,98 1, LS 92 2,95 2,66 2, LS 93 4Bit Binary Counter DIP14 2,25 2,03 1, LS 95 A 0,85 0,77 0, LS 96 A 1,50 1,35 1, LS 107 2,25 2,03 1, LS 109 A 0,60 0,54 0, LS 112 A 0,60 0,54 0, LS 113 A 0,60 0,54 0, LS 114 A 0,60 0,54 0, LS 122 Retrigger 1 Shots DIP14 0,85 0,77 0, LS 123 Dual Retrigger 1Shots DIP14 0,75 0,68 0, LS 125 Tri State Quad Buff DIP14 0,95 0,86 0, LS 126 0,75 0,68 0, SN 74 LS 132 Quad Schmitt Trigger DIP14 0,65 0,59 0, LS 133 A 0,45 0,41 0, LS 136 0,65 0,59 0, LS 137 1,95 1,76 1, LS 138 Expand Decod Demultipl DIP16 0,65 0,59 0, LS 139 2x 2 to 4 Decoder/Demux DIP16 0,65 0,59 0, LS 145 BCD to Dec Dec Driver DIP16 1,15 1,04 0,86

6 74 LS LS 147 A 6,25 5,63 4, LS 148 2,15 1,94 1, LS Channel Multiplexer DIP16 0,75 0,68 0, LS 152 A 0,95 0,86 0, SN 74 LS 153, 0,65 0,59 0, LS 155 Dual 2to4 Demultiplex DIP16 0,65 0,59 0, LS 156 Dual 2to4 Demultiplex DIP16 0,75 0,68 0, LS 157 0,95 0,86 0, LS 158 0,95 0,86 0, LS 160 A 0,95 0,86 0, LS 161 Synchr.4Bit Count DIP16 0,85 0,77 0, LS 162 1,15 1,04 0, LS 163 Synchr.4Bit Count DIP16 0,95 0,86 0, LS 164 Shift Reg 8Bit Par Out DIP16 1,25 1,13 0, LS 165 8B Par.In/Ser O-S-Reg.DIP16 1,15 1,04 0, LS 166 8B Par.In/Ser O-S-Reg.DIP16 1,15 1,04 0, LS 168 A 0,85 0,77 0, LS 169 1,20 1,08 0, LS 170 A 1,85 1,67 1, LS 173 1,15 1,04 0, LS 174 0,95 0,86 0, LS 175 0,65 0,59 0, LS 181 1,45 1,31 1, LS 183 A 6,15 5,54 4, LS 189 A 5,65 5,09 4, SN 74 LS 190 A 0,75 0,68 0, LS 191 0,95 0,86 0, LS 192 A 0,75 0,68 0, LS 193 Syn.4B Up/Do.Bin.Coun. DIP16 0,95 0,86 0, LS 194 1,25 1,13 0, LS 195 1,25 1,13 0, LS 196 A 0,95 0,86 0, LS 197 A 0,95 0,86 0, LS 221 Dual Monost Multivibr DIP16 0,95 0,86 0, LS 240 Tri State Octal Buff DIP20 0,75 0,68 0, LS 241 0,75 0,68 0, LS 242 A 0,85 0,77 0, LS 243 1,15 1,04 0, LS 244 Tri-Sta Oct Buff DIP20 0,75 0,68 0, LS 245 Oct Bus Transc/N-Nv DIP20 0,75 0,68 0, LS 247 BCD to 7 Seg Deco DIP16 1,25 1,13 0, LS 249 A 1,65 1,49 1, LS Channel Multipl 3-Sta DIP16 0,75 0,68 0, LS 253 0,75 0,68 0, LS 256 A 0,75 0,68 0, LS 257 Tr.St.Qu 2In Slc/Mtpx DIP16 0,75 0,68 0, LS 258 0,55 0,50 0, LS 259 0,95 0,86 0, LS 260 A 0,45 0,41 0, LS 261 A 7,95 7,16 5, LS 266 0,95 0,86 0, LS 273 Oct D-Fli-Flo clear DIP20 0,75 0,68 0, LS 279 0,75 0,68 0, LS 280 A 0,85 0,77 0, LS 283 0,75 0,68 0, LS 290 A 0,95 0,86 0, LS 292 A 21,95 19,76 16, LS 293 0,65 0,59 0, LS 295 A 0,95 0,86 0, LS 298 A 0,75 0,68 0, LS 299 2,95 2,66 2, LS 320 8,95 8,06 6, LS 321 7,15 6,44 5, LS 322 A 2,25 2,03 1, LS 323 A 2,25 2,03 1, LS 347 A 3,65 3,29 2, LS 348 4,95 4,46 3, LS 352 A 0,95 0,86 0, LS 353 A 2,95 2,66 2, LS 356 A 14,95 13,46 11, LS 363 A 1,75 1,58 1, LS 364 A 3,45 3,11 2, LS 365 1,15 1,04 0, LS 366 0,50 0,45 0, LS 367 0,95 0,86 0,71

7 74 LS LS 368 0,95 0,86 0, LS 373 Octal Latch DIP20 0,85 0,77 0, LS 374 Oct D Flip Flop DIP20 0,75 0,68 0, LS 375 A 1,15 1,04 0, LS 377 Oct D-Fli-Flo+Enab DIP20 1,25 1,13 0, LS 378 A 1,15 1,04 0, LS 379 0,75 0,68 0, LS 381 A 12,25 11,03 9, LS 382 A 12,25 11,03 9, LS 385 A 7,95 7,16 5, LS 386 A 1,75 1,58 1, LS 390 1,25 1,13 0, LS 393 Dual 4Bit Binary Counter DIP14 0,75 0,68 0, LS 395 A 0,95 0,86 0, LS 396 A 6,65 5,99 4, LS 398 A 2,85 2,57 2, LS 399 A 0,85 0,77 0, LS 423 A 1,95 1,76 1, SN 74 LS 442 N A 3,65 3,29 2, LS 445 2,80 2,52 2, LS 447 A 3,65 3,29 2, LS 533 A 1,25 1,13 0, LS 534 A 0,95 0,86 0, LS 540 Octal Buffer 0 C-70 C DIP20 1,15 1,04 0, LS 541 Non Invert Bus Driver DIP20 0,95 0,86 0, LS ,95 11,66 9, LS 592 A 9,95 8,96 7, LS 593 A 13,95 12,56 10, LS 595 9,95 8,96 7, LS 597 A 11,00 9,90 8, LS 620 A 3,45 3,11 2, LS 621 3,45 3,11 2, LS 622 A 3,65 3,29 2, LS 623 2,45 2,21 1, LS 624 3,65 3,29 2, LS 625 A 10,95 9,86 8, LS 626 A 4,65 4,19 3, LS 628 3,95 3,56 2, LS 629 A 3,95 3,56 2, LS 640 2,75 2,48 2, LS 641 2,95 2,66 2, LS 642 A 4,95 4,46 3, LS 643 A 2,45 2,21 1, LS 644 A 2,15 1,94 1, LS 645 1,45 1,31 1, LS 646 9,95 8,96 7, LS 648 A 7,45 6,71 5, LS 668 A 3,65 3,29 2, LS 669 1,35 1,22 1, LS 670 1,55 1,40 1, LS 674 A 15,95 14,36 11, LS 682 4,45 4,01 3, LS 688 8Bit Magn Comparator DIP20 3,65 3,29 2, LS 697 A 12,45 11,21 9, LS 699 A 12,45 11,21 9,34 74 SN SN 7400 Quad 2Inp NAND Gate DIP14 0,85 0,77 0, SN 7401 A 0,60 0,54 0, SN 7404 A 0,85 0,77 0, SN ,25 1,13 0, SN 7406 Hex Inverter DIP14 0,60 0,54 0, SN 7407 Hex Buffer DIP14 0,60 0,54 0, SN ,65 1,49 1, SN ,45 1,31 1, SN ,45 1,31 1, SN 7420 A 0,85 0,77 0, SN 7425 A 1,75 1,58 1, SN ,15 1,94 1, SN 7437 A 1,85 1,67 1, SN ,95 2,66 2, SN 7446 A 3,60 3,24 2, SN 7447 AN 2,95 2,66 2,21

8 74 SN SN 7453 A 0,85 0,77 0, SN 7460 A 0,95 0,86 0, SN 7472 A 0,95 0,86 0, SN ,65 1,49 1, SN 7476 A 2,95 2,66 2, SN ,95 2,66 2, SN 7490 A 8,95 8,06 6, SN A 1,95 1,76 1, SN One Shots DIP14 1,65 1,49 1, SN ,35 3,02 2, SN ,15 1,94 1, SN A 3,45 3,11 2, SN N A 3,95 3,56 2, SN ,75 4,28 3, SN A 4,45 4,01 3, SN A 1,65 1,49 1, SN A 4,35 3,92 3, SN A 4,95 4,46 3, SN ,75 4,28 3, SN A 3,95 3,56 2,96 74 ALS ALS 00 A 0,60 0,54 0, ALS 01 A 1,25 1,13 0, ALS 02 A 1,15 1,04 0, ALS 03 A 1,25 1,13 0, ALS 05 A 1,25 1,13 0, ALS 10 A 0,95 0,86 0, ALS 11 A 1,65 1,49 1, ALS 20 A 0,75 0,68 0, ALS 21 A 0,95 0,86 0, ALS 27 A 0,95 0,86 0, ALS 30 A 0,95 0,86 0, ALS 32 A 0,60 0,54 0, ALS 74 A 0,95 0,86 0, ALS 86 A 1,85 1,67 1, ALS 112 A 1,25 1,13 0, ALS 113 A 1,25 1,13 0, ALS 138 0,85 0,77 0, ALS 139 A 0,95 0,86 0, ALS 153 A 1,55 1,40 1, ALS 157 A 1,85 1,67 1, ALS 161 A 1,55 1,40 1, ALS 169 A 2,75 2,48 2, ALS 243 A 1,85 1,67 1, ALS 244 B 1,45 1,31 1, ALS 245 A 1,45 1,31 1, ALS 253 A 1,75 1,58 1, ALS 273 A 1,75 1,58 1, ALS 299 A 6,65 5,99 4, ALS 373 1,45 1,31 1, ALS 465 A A 6,15 5,54 4, ALS 520 A 5,95 5,36 4, ALS 533 A 4,65 4,19 3, ALS 534 A 4,65 4,19 3, ALS 540 A 2,75 2,48 2, ALS 541 A 2,75 2,48 2, ALS 564 A 3,75 3,38 2, ALS 573 1,45 1,31 1, ALS 574 1,45 1,31 1, ALS 575 A 8,15 7,34 6, ALS 580 A 3,65 3,29 2, ALS 640 A 2,65 2,39 1, ALS 645 A 2,95 2,66 2, ALS 646 A 10,95 9,86 8, ALS 651 A 10,95 9,86 8, ALS 652 A 10,95 9,86 8, ALS 677 A 12,45 11,21 9, ALS 688 7,15 6,44 5, ALS 832 A 7,15 6,44 5, ALS 869 A 20,95 18,86 15, ALS 873 A 4,45 4,01 3, ALS 1005 A 1,25 1,13 0,94

9 74 F F 00 A 0,75 0,68 0, F 02 A 0,95 0,86 0, F 04 0,40 0,36 0, F 08 0,60 0,54 0, F 10 0,60 0,54 0, F 11 0,85 0,77 0, F 20 0,95 0,86 0, F 27 A 3,25 2,93 2, F 30 A 0,95 0,86 0, F 32 0,50 0,45 0, F 51 A 1,75 1,58 1, F 109 1,75 1,58 1, F 113 A 2,35 2,12 1, F 126 A 1,35 1,22 1, F 138 A 2,15 1,94 1, F 148 A 1,65 1,49 1, F 153 A 1,65 1,49 1, F 157 A 0,70 0,63 0, F 158 A 2,25 2,03 1, F 166 A 8,50 7,65 6, F 168 A 5,75 5,18 4, F 169 A 8,25 7,43 6, F 240 A 1,55 1,40 1, F 241 A 2,15 1,94 1, F 243 A 3,35 3,02 2, F 244 0,85 0,77 0, F 245 0,75 0,68 0, F 251 A A 2,15 1,94 1, F 253 1,25 1,13 0, F 257 A A 1,25 1,13 0, F 258 A A 2,95 2,66 2, F 260 A 1,65 1,49 1, F 280 A A 1,35 1,22 1, F 283 1,95 1,76 1, F 323 A 15,95 14,36 11, F 373 0,75 0,68 0, F 374 0,75 0,68 0, F 382 A 10,75 9,68 8, F 403 A 3,95 3,56 2, F 521 A 2,95 2,66 2, F 534 A 3,95 3,56 2, F 541 A 3,95 3,56 2, F 543 A 4,95 4,46 3, F 623 A 6,75 6,08 5, F 652 A 18,95 17,06 14, F 655 A A 13,65 12,29 10, F 656 A 13,65 12,29 10, F 657 A 14,95 13,46 11,21 74 S S 00 A 1,25 1,13 0, S 02 A 1,35 1,22 1, S 04 A 1,35 1,22 1, S 05 A 1,35 1,22 1, S 08 A 1,35 1,22 1, S 11 A 1,35 1,22 1, S 20 0,65 0,59 0, S 37 A 1,35 1,22 1, S 51 1,35 1,22 1, S 64 A 1,75 1,58 1, S 74 A 2,45 2,21 1, S 85 A 2,95 2,66 2, S 86 A 1,65 1,49 1, S 112 A 1,65 1,49 1, S 113 A 3,95 3,56 2, S 133 A 1,35 1,22 1, S 135 A 4,75 4,28 3, S 138 1,75 1,58 1, S 139 1,75 1,58 1, S 157 A 3,45 3,11 2, S 163 A 4,95 4,46 3, S 169 A 6,95 6,26 5, S 174 A 2,65 2,39 1,99

10 74 S S 175 A 2,65 2,39 1, S 181 A 12,95 11,66 9, S 225 A 12,95 11,66 9, S 241 1,25 1,13 0, S 244 A 3,95 3,56 2, S 251 A 2,95 2,66 2, S 257 A 2,95 2,66 2, S 25 2,25 2,03 1, S 260 A 1,45 1,31 1, S 280 A 2,95 2,66 2, S 373 A 3,95 3,56 2, S 374 A 3,95 3,56 2,96 74 C C 20 A 2,35 2,12 1, C 42 A 2,95 2,66 2, C 74 A 1,95 1,76 1, C 76 A 2,95 2,66 2, C 95 A 2,95 2,66 2, C 107 A 3,65 3,29 2, C 151 A 5,65 5,09 4, C 157 A 6,95 6,26 5, C 161 A 3,65 3,29 2, C 162 A 3,65 3,29 2, C 163 A 3,65 3,29 2, C 165 A 3,65 3,29 2, C 174 A 3,65 3,29 2, C 175 A 3,65 3,29 2, C 195 A 2,15 1,94 1, C 244 A 3,65 3,29 2, C 901 N 1,60 1,44 1, C 904 A 3,65 3,29 2, C 906 N 3,95 3,56 2, C 908 A 3,65 3,29 2, C 909 A 6,95 6,26 5, C 911 A 16,95 15,26 12, C 912 N 19,95 17,96 14, C 914 N 1,95 1,76 1, C 927 A 19,95 17,96 14, C 928 A 19,95 17,96 14,96 74 LV LV 08 N A 0,50 0,45 0, LV 14 N A 0,75 0,68 0, LV 74 N A 0,65 0,59 0, LV 138 N A 0,65 0,59 0, LV 245 N A 0,95 0,86 0, LV 573 N A 1,15 1,04 0, LV 4066 N A 1,15 1,04 0,86 74 ACT ACT 139 A 0,95 0,86 0, ACT 374 N 0,95 0,86 0, HEF 4000 BP 0,40 0,36 0, HCF 4001 BE Quad 2In NOR Gate DIP14 0,30 0,27 0, HCF 4002 BE Dual 4In NOR Gate DIP14 0,40 0,36 0, HCF 4006 BE 0,95 0,86 0, HCF 4007 UBE Dual Compl Pair + Invert DIP14 0,45 0,41 0, HCF 4008 BE A 0,75 0,68 0, HCF 4009 UBE 0,50 0,45 0, HCF 4010 BE 0,50 0,45 0, HCF 4011 BE Quad 2Inp NAND Gate DIP14 0,30 0,27 0,23

11 HCF 4012 BE Dual 4Inp NAND Gate DIP14 0,40 0,36 0, HCF 4013 BE Dual D Flip-Flop DIP14 0,40 0,36 0, HCF 4014 BE 0,75 0,68 0, HCF 4015 BE Dual 4Bit Stat Reg DIP16 0,50 0,45 0, HCF 4016 BE Quad Bilat Switch DIP14 0,50 0,45 0, HCF 4017 BE Dec Count Drive Decout DIP16 0,55 0,50 0, HCF 4018 BE 0,75 0,68 0, HCF 4019 BE 0,50 0,45 0, HCF 4020 BE 14Stage Bin Ripple Counter DIP16 0,65 0,59 0, HCF 4021 BE 8Stage State Shift Reg DIP16 0,75 0,68 0, HCF 4022 BE Div:8 Count/Drive DIP16 0,75 0,68 0, HCF 4023 BE Trip 3Inp NAND Gate DIP14 0,45 0,41 0, HCF 4024 BE 7Sta Bin Count/Div DIP14 0,65 0,59 0, HCF 4025 BE Trip 3Inp NOR Gate DIP14 0,40 0,36 0, HCF 4026 BE Decade Counter/Divider DIP16 0,95 0,86 0, HCF 4027 BE Du JK Master/Slave FF DIP16 0,50 0,45 0, HCF 4028 BE BCD:Deci Decoder DIP16 0,55 0,50 0, HCF 4029 BE Bin/Dec Up/Down Count DIP16 0,75 0,68 0, HCF 4030 BE Quad Excl OR Gate DIP14 0,45 0,41 0, HCF 4031 BE A 1,85 1,67 1, HCF 4032 BE 1,20 1,08 0, HCF 4033 BE 1,25 1,13 0, TC 4034 BP 3,85 3,47 2, HCF 4035 BE 0,75 0,68 0, HCF 4038 BE 0,85 0,77 0, HCF 4040 BE 12Stage Binary Counter DIP16 0,55 0,50 0, HCF 4041 UBE 0,75 0,68 0, HCF 4042 BE Quad Clock D Latch DIP16 0,65 0,59 0, HCF 4043 BE Quad Tri Stat NOR Lat.DIP16 0,60 0,54 0, HCF 4044 BE Quad Tri Stat Nan Lat. DIP16 0,55 0,50 0, HCF 4045 BE 0,85 0,77 0, HCF 4046 BE Micropower PLL DIP16 0,75 0,68 0, HCF 4047 BE L/P Mono/Ast Multivib DIP14 0,65 0,59 0, HCF 4048 BE 0,95 0,86 0, HCF 4049 UBE Hex Invert Buffer DIP16 0,40 0,36 0, HCF 4050 BE Hex Non Invert Buffer DIP16 0,45 0,41 0, HCF 4051 BE Anal Mtpx Dem Mtpx DIP16 0,65 0,59 0, HCF 4052 BE Analog Mtpx Dem Mtpx DIP16 0,65 0,59 0, HCF 4053 BE Anal Mtpx Dem Mtpx DIP16 0,65 0,59 0, HCF 4054 BE 0,75 0,68 0, HCF 4055 BE 1,65 1,49 1, HCF 4056 BE 0,75 0,68 0, HEF 4059 BP 4,95 4,46 3, HCF 4060 BE 12Stag Counter DIP16 0,65 0,59 0, HCF 4063 BE 4bit Magnitude Comparator DIP16 0,55 0,50 0, HCF 4066 BE Quad Bilateral Switch DIP14 0,40 0,36 0, HCF 4067 BE 1 to 16 Line Multiplexer DIP24 2,55 2,30 1, HCF 4068 BE 8Inp NAND Gate DIP14 0,45 0,41 0, HCF 4069 UBE Six Invert Circ DIP14 0,35 0,32 0, HCF 4070 BE Quad 2Inp Exclu OR Gat DIP14 0,35 0,32 0, HCF 4071 BE Quad 2Inp OR Gate DIP14 0,35 0,32 0, HCF 4072 BE Dual 4Inp OR Gate DIP14 0,35 0,32 0, HCF 4073 BE Tripple 3Inp AND Gate DIP14 0,35 0,32 0, HCF 4075 BE 2xBuf Trip 3Inp OR.DIP14 0,40 0,36 0, HCF 4076 BE 3Stat Quad D Fli-Flo DIP16 0,60 0,54 0, HCF 4077 BE Quad Excl NOR Gate DIP14 0,35 0,32 0, HCF 4078 BE 8Inp NOR Gate DIP14 0,40 0,36 0, HCF 4081 BE Quad 2Inp AND Gate DIP14 0,35 0,32 0, HCF 4082 BE Dual 4Inp AND Gate DIP14 0,35 0,32 0, HCF 4085 BE A 0,60 0,54 0, HCF 4086 BE 0,45 0,41 0, HCF 4089 BE 1,15 1,04 0, HCF 4093 BE Quad 2Inp NAND S/T DIP14 0,40 0,36 0, HCF 4094 BE 8Stage Shift&Store Bus Reg DIP16 0,60 0,54 0, HCF 4095 BE A 1,15 1,04 0, HCF 4096 BE A 0,95 0,86 0, HCF 4097 BE 3,15 2,84 2, HCF 4098 BE Dual Monostable Multivibr DIP16 0,65 0,59 0, HCF 4099 BE 8Bit Addres Latch DIP16 0,75 0,68 0, HCF BE A 1,85 1,67 1, HCF BE A 0,95 0,86 0, HCF BE 1,45 1,31 1, HCF BE Pres. 8Bit Bin Down Counter DIP16 0,80 0,72 0, CD ,95 1,76 1, HCF BE 1,65 1,49 1,24

12 HCF BE Hex Schmitt Trigger Invert DIP14 0,40 0,36 0, HCF BE Dual 2-Input Nand Buffer DIP8 0,60 0,54 0, HCF BE A 3,65 3,29 2, CD BE A 1,25 1,13 0, HCF BE Dec U/D Counter/Display Dr. DIP16 1,65 1,49 1, HCF BE A 1,60 1,44 1, HCF BE 1,45 1,31 1, HCF BE A 1,25 1,13 0, HCF BE A 1,25 1,13 0, HCF BE Hex D FF (74C174) DIP16 0,60 0,54 0, HEF BP Quad D FF (74C175) DIP16 0,80 0,72 0, HCF BE A 3,95 3,56 2, HCF BE A 1,15 1,04 0, HCF BE Sy U/D Dec Coun(74C192) DIP16 0,95 0,86 0, HCF BE Sy U/D Bin Coun(74C193) DIP16 0,95 0,86 0, HEF BP A 1,15 1,04 0, HEF BP A 1,95 1,76 1, HEF BP 2,35 2,12 1, HEF BP 1,95 1,76 1, HEF BP A 2,45 2,21 1, HCF BE A 1,15 1,04 0, HEF BP 2,45 2,21 1, HEF BP 1,85 1,67 1, TC 4501 BP A 0,95 0,86 0, HCF 4502 BE 0,95 0,86 0, HCF 4503 BE Hex No Inv 3 Sta Buff DIP16 0,60 0,54 0, CD 4504 Hex TTL/C-Mos Lev Shif DIP16 2,05 1,85 1, HEF 4505 BP A 3,85 3,47 2, CD 4506 A 2,15 1,94 1, HCF 4508 BE A 2,45 2,21 1, HCF 4510 BE BCD U/D Count DIP16 0,85 0,77 0, HCF 4511 BE BCD to 7Seg Decoder/Driver DIP16 0,65 0,59 0, HCF 4512 BE 8 Chan Data Selector DIP16 0,65 0,59 0, HCF 4514 BE 4Bit Lat 4:16L Decoder DIP24 1,95 1,76 1, HEF 4515 BP 4Bit Lat 4:16L Decoder DIP24 2,15 1,94 1, HCF 4516 BE Bin U/D Counter DIP16 0,95 0,86 0, HEF 4517 BP A 2,95 2,66 2, HCF 4518 BE Dual Syn Up Count DIP16 0,60 0,54 0, HEF 4519 BP 0,95 0,86 0, HCF 4520 BE Dual Syn Up Counter DIP16 0,60 0,54 0, HEF 4521 BP 24Stag Freq Divider DIP16 0,95 0,86 0, HEF 4522 BP A 1,35 1,22 1, HEF 4526 BP 1,05 0,95 0, HCF 4527 BE A 1,45 1,31 1, HEF 4528 BP Dual Monostable Multivibr DIP16 0,75 0,68 0, CD 4529 A 1,95 1,76 1, TC 4530 BP A 1,95 1,76 1, HEF 4531 BP A 0,95 0,86 0, HCF 4532 BE 8Bit Prior Encoder DIP16 0,65 0,59 0, HEF 4534 BP A 5,75 5,18 4, HCF 4536 BE Programmable Timer DIP16 0,95 0,86 0, HCF 4538 BE Dual Monostable Multivibr DIP16 0,60 0,54 0, HEF 4539 BP A 0,85 0,77 0, HCF 4541 BE Digital Timer Progr. DIP14 0,50 0,45 0, HEF 4543 BP BCD:7Seg L.D.D./LCD DIP16 0,75 0,68 0, CD 4551 Quad 2Ch Analog Mux DIP16 2,65 2,39 1, CD 4554 A 3,95 3,56 2, HCF 4555 BE 0,75 0,68 0, HCF 4556 BE Dual Bin:1/4 Decoder DIP16 0,55 0,50 0, HEF 4557 BP 2,85 2,57 2, CD 4558 A 2,85 2,57 2, TC 4561 BP A 1,35 1,22 1, CD 4566 A 1,95 1,76 1, CD 4569 A 4,75 4,28 3, TC 4572 BP A 0,60 0,54 0, CD 4574 A 14,95 13,46 11, TC 4583 BP A 1,45 1,31 1, HCF 4584 BE Hex Schmitt Trigger Invert DIP14 0,65 0,59 0, HCF 4585 BE 4Bit Magn Comp DIP16 0,75 0,68 0, CD 4599 A 7,95 7,16 5, HEF 4724 BP 1,65 1,49 1, HEF 4753 BP A 10,95 9,86 8, HEF BP A 0,85 0,77 0, HEF BP A 0,85 0,77 0,64

ARCADE IC-LISTE Stand: 2015-05-11

ARCADE IC-LISTE Stand: 2015-05-11 JAMMA CONNECTOR SCART CONNECTOR W. Robel Seite 1 von 28 11.05.2015 AUTOMATEN - TAB HELLOMAT W. Robel Seite 2 von 28 11.05.2015 LOGIK TTL ÜBRERSICHT Teil 1 Typ Pins Anzahl Beschreibung 00 14 4 2 Input NAND

Mehr

info@funktechnikelemente.de Tel.: 0171 / 64 415 97

info@funktechnikelemente.de Tel.: 0171 / 64 415 97 1 14051B,X 819 IC / Motorola SMD >1 1,00 0,87 2 14066B,X809 IC / Motorola SMD >1 1,00 0,87 3 3081 H9110 SMD >1 1,00 0,87 4 2716 C 35 IC >1 1,80 1,57 5 2716 C 45 IC >1 1,90 1,65 6 ß CDB 413 E 174 D IC DIL14

Mehr

3 Die Arten und Familien integrierter Schaltkreise für die Digitaltechnik Die TTL-Familien 166

3 Die Arten und Familien integrierter Schaltkreise für die Digitaltechnik Die TTL-Familien 166 1 Der kleine Unterschied... analoge und digitale Signale 13 2 Ein paar technische Grundlagen sind für die Digitaltechnik wichtig 20 2.1 Das ohmsche Gesetz und was dahintersteckt 20 A Strom, Spannung, Leistung

Mehr

Pusterla Elektronik AG Tel. 01 / 241 56 77 Hohlstr. 52 / Kernstr. 55 8004 Zürich Fax 01 / 242 01 04

Pusterla Elektronik AG Tel. 01 / 241 56 77 Hohlstr. 52 / Kernstr. 55 8004 Zürich Fax 01 / 242 01 04 1 Antennen, Rundfunk Material 2 Audiogeräte, Mischpulte, Verstärker, Nav.-Systeme 3 Kabel, Schrumpfschlauch 4 Stecker Audio, Steckverbinder allg., Netzstecker 5 Relais, Schalter, Codierschalter, Dil Switch

Mehr

Struktur der CPU (1) Die Adress- und Datenpfad der CPU: Befehl holen. Vorlesung Rechnerarchitektur und Rechnertechnik SS Memory Adress Register

Struktur der CPU (1) Die Adress- und Datenpfad der CPU: Befehl holen. Vorlesung Rechnerarchitektur und Rechnertechnik SS Memory Adress Register Struktur der CPU (1) Die Adress- und Datenpfad der CPU: Prog. Counter Memory Adress Register Befehl holen Incrementer Main store Instruction register Op-code Address Memory Buffer Register CU Clock Control

Mehr

Benutzte Quellen. Benutzte Bezeichnungen. Logik. Logik

Benutzte Quellen. Benutzte Bezeichnungen. Logik. Logik Benutzte uellen Benutzte Bezeichnungen Vorlesungen von r.-ing. Vogelmann, Universität Karlsruhe Vorlesungen von r.-ing. Klos, Universität Karlsruhe Vorlesungen von r.-ing. Crokol, Universität Karlsruhe

Mehr

Hardwarepraktikum WS05/06

Hardwarepraktikum WS05/06 Hardwarepraktikum WS5/6 Sven Eckelmann 2..26 Inhaltsverzeichnis Versuch Komb. NANDNANDRealisierung.......................2 NORNORRealisierung.........................3 Schaltung................................

Mehr

Rechnerstrukturen. 3. Elementare Bausteine. Inhalt. Vorlesung Rechnerstrukturen. Latches und Register. Decoder. Multiplexer.

Rechnerstrukturen. 3. Elementare Bausteine. Inhalt. Vorlesung Rechnerstrukturen. Latches und Register. Decoder. Multiplexer. Rechnerstrukturen 3. Elementare Bausteine Latches und Register Decoder Inhalt Multiplexer Speicher Arithmetische Einheiten Endliche Automaten 3.2 1 Elementare Bausteine Häufig verwendete Grundfunktionen

Mehr

Andreas Krebs. Das große Buch zum. Doepfer A-100. Analog Modular Synthesizer. Erste Auflage 2011 Ideenhase Verlag Andreas Krebs

Andreas Krebs. Das große Buch zum. Doepfer A-100. Analog Modular Synthesizer. Erste Auflage 2011 Ideenhase Verlag Andreas Krebs Andreas Krebs Das große Buch zum Doepfer A-100 Analog Modular Synthesizer Erste Auflage 2011 Ideenhase Verlag Andreas Krebs Erste Auflage 2011 2011 Ideenhase Verlag Andreas Krebs, München Der Inhalt wurde

Mehr

Elektronik. Standardschaltungen. der Digital- und Analogtechnik FRANZIS

Elektronik. Standardschaltungen. der Digital- und Analogtechnik FRANZIS Elektronik Standardschaltungen der Digital- und Analogtechnik FRANZIS Inhalt 1 Grundsätzliche Betrachtungen 21 1.1 Widerstände 21 1.2 Kondensatoren 24 1.3 Halbleiter 27 1.3.1 Diode 27 1.3.2 Zenerdiode

Mehr

Universal-Experimenter IV

Universal-Experimenter IV 9 Widerstände 1/10/47/100/470 Ω 1/10/47/100kΩ/1 MΩ Bestell-Nr. W5101-4B 9 Widerstände 4 x 4,7 kω 5 x 10 kω Bestell-Nr. W5101-4C 2 R-2R Netzwerk für 8 Bit Bestell-Nr. W5101-4D 3 Potentiometer 1/10/100kΩ

Mehr

Leistungsbauelemente sind zur besseren Wärmeabfuhr in halbgeöffnete Leichtmetallgehäuse eingebaut.

Leistungsbauelemente sind zur besseren Wärmeabfuhr in halbgeöffnete Leichtmetallgehäuse eingebaut. EloTrain - Stecksystem Stecksysteme sind robuste, modulare Elektrotechnik-Baukastensysteme. Steckbausteine mit elektronischen Bauelementen werden auf Basisplatten zu Schaltungen zusammengesetzt und ermöglichen

Mehr

Minimales Z80 System Oszillator:

Minimales Z80 System Oszillator: Minimales Z80 System Nach dem Z80 Tester wollte ich schon lange mal ein richtiges, minimales Z80 System (Einplatinencomputer) bauen. Ein bestimmtes Ziel sollte das System nicht verfolgen. Hauptsache Z80,

Mehr

_Mechanische Bauelemente

_Mechanische Bauelemente _Mechanische Bauelemente Typ Anzahl Gehäuse Preis Summe Beschreibung Deutsch Eigenschaften: Mechanische Bauelemente: Reedrelais Meder SIL 5V/1A 39 SIL-4 1,00 39,00 Meder SIL05-1A72-71L 5V; 1 Schließer;

Mehr

Grundtypen Flip-Flops

Grundtypen Flip-Flops FLIP-FLOPs, sequentielle Logik Bei den bislang behandelten Logikschaltungen (Schaltnetzen) waren die Ausgangsgrößen X, Y... zu jeder Zeit in eindeutiger Weise durch die Kombination der Eingangsvariablen

Mehr

<ruske.s@web.de> Oliver Liebold. NAND (negierte Undverknüpfung) L L H L H H H L H H H L

<ruske.s@web.de> Oliver Liebold. NAND (negierte Undverknüpfung) L L H L H H H L H H H L Elektronische Grundlagen Versuch E7, Grundelemente der Digitaltechnik Praktikumsgruppe IngIF, 04. Juni 2003 Stefan Schumacher Sandra Ruske Oliver Liebold

Mehr

Übungen zu Architektur Eingebetteter Systeme. Teil 1: Grundlagen. Blatt 5 1.1: VHDL 28./29.05.2009

Übungen zu Architektur Eingebetteter Systeme. Teil 1: Grundlagen. Blatt 5 1.1: VHDL 28./29.05.2009 Übungen zu Architektur Eingebetteter Systeme Blatt 5 28./29.05.2009 Teil 1: Grundlagen 1.1: VHDL Bei der Erstellung Ihres Softcore-Prozessors mit Hilfe des SOPC Builder hatten Sie bereits erste Erfahrungen

Mehr

5. Aufgabenblatt mit Lösungsvorschlag

5. Aufgabenblatt mit Lösungsvorschlag Einführung in Computer Microsystems Sommersemester 2010 Wolfgang Heenes 5. Aufgabenblatt mit Lösungsvorschlag 19.05.2010 Aufgabe 1: Logik, Latch, Register Geben Sie für alle folgen reg-variablen an, ob

Mehr

Rechnerstrukturen Winter 2015 4. WICHTIGE SCHALTNETZE. (c) Peter Sturm, University of Trier 1

Rechnerstrukturen Winter 2015 4. WICHTIGE SCHALTNETZE. (c) Peter Sturm, University of Trier 1 4. WICHTIGE SCHALTNETZE (c) Peter Sturm, University of Trier 1 Wichtige Schaltnetze Häufig verwendete Grundfunktionen Umwandeln (Decoder) Verteilen (Multiplexer) und Zusammenfassen (Demultiplexer) Arithmetisch-

Mehr

Angewandte Physik II: Elektronik

Angewandte Physik II: Elektronik Elektronik für Physiker Prof. Brunner SS 26 Angewandte Physik II: Elektronik 9. Schaltwerke. Monostabile Kippschaltung: Univibrator 2. Astabile Kippschaltung: Multivibrator 3. Bistabile Kippschaltung:

Mehr

Überblick über Quadratur-Generation. Roland Pfeiffer 15. Vorlesung

Überblick über Quadratur-Generation. Roland Pfeiffer 15. Vorlesung Überblick über uadratur-generation Oszillator A Oszillator B Roland Pfeiffer 15. Vorlesung Design einer uadratur-generation Ihr Chef stellt Ihnen die Aufgabe, ein Signal in zwei um 90 phasenversetzte Signale

Mehr

Übung 1 RS-FFs mit NOR- oder NAND-Gattern

Übung 1 RS-FFs mit NOR- oder NAND-Gattern Übung 1 RS-FFs mit NOR- oder NAND-Gattern Übungsziel: Aufbau eines RS-Flipflops mit NOR- oder NAND-Gattern Wahrheitstabelle: S (Setzen) R (Rücksetzen) Q m (Aktueller Zustand) Q m+1 (Nächster Zustand) 0

Mehr

9 Multiplexer und Code-Umsetzer

9 Multiplexer und Code-Umsetzer 9 9 Multiplexer und Code-Umsetzer In diesem Kapitel werden zwei Standard-Bauelemente, nämlich Multiplexer und Code- Umsetzer, vorgestellt. Diese Bausteine sind für eine Reihe von Anwendungen, wie zum Beispiel

Mehr

Protokoll zu Grundelemente der Digitaltechnik

Protokoll zu Grundelemente der Digitaltechnik Protokoll zu Grundelemente der Digitaltechnik Ronn Harbich 22. uli 2005 Ronn Harbich Protokoll zu Grundelemente der Digitaltechnik 2 Vorwort Das hier vorliegende Protokoll wurde natürlich mit größter Sorgfalt

Mehr

Tutorium: Einführung in die technische Informatik

Tutorium: Einführung in die technische Informatik Tutorium: Einführung in die technische Informatik Logische Schaltungen (2. 2.3) Sylvia Swoboda e225646@student.tuwien.ac.at Überblick Grundbegriffen von logischen Schaltung Realisierung von Funktionen

Mehr

Grundtypen Flip-Flops

Grundtypen Flip-Flops FLIP-FLOPs, sequentielle Logik Bei den bislang behandelten Logikschaltungen (chaltnetzen) waren die Ausgangsgrößen X, Y... zu jeder Zeit in eindeutiger Weise durch die Kombination der Eingangsvariablen

Mehr

Anzahl Gehäuse Preis Beschreibung Deutsch Eigenschaften:

Anzahl Gehäuse Preis Beschreibung Deutsch Eigenschaften: _Mechanische Bauelemente Anzahl Gehäuse Preis Beschreibung Deutsch Eigenschaften: 44 SIL-4 1,00 Meder SIL05-1A72-71L 14 SIL-4 3,00 Reedrelais mit integrierter Freilaufdiode SIL24-1A72-71D 2 DIL14 2,00

Mehr

Versuch 3: Sequenzielle Logik

Versuch 3: Sequenzielle Logik Versuch 3: Sequenzielle Logik Versuchsvorbereitung 1. (2 Punkte) Unterschied zwischen Flipflop und Latch: Ein Latch ist transparent für einen bestimmten Zustand des Taktsignals: Jeder Datensignalwechsel

Mehr

Digitaltechnik II SS 2007

Digitaltechnik II SS 2007 Digitaltechnik II SS 27 2. Vorlesung Klaus Kasper Inhalt Schaltnetz vs. Schaltwerk NAND SR-Flip-Flop NOR SR-Flip-Flop Master-Slave Flip-Flop Zustandsdiagramm Flip-Flop Zoo Schaltnetze vs. Schaltwerke Schaltnetz:

Mehr

Überblick über Quadratur-Generation. Roland Pfeiffer 15. Vorlesung

Überblick über Quadratur-Generation. Roland Pfeiffer 15. Vorlesung Überblick über uadratur-generation Oszillator A Oszillator B Roland Pfeiffer 5. Vorlesung Design einer uadratur-generation Ihr Chef stellt Ihnen die Aufgabe, ein Signal in zwei um 90 phasenversetzte Signale

Mehr

Hybride Apps DPR und Android auf dem Xilinx ZYNQ. Endric Schubert, Missing Link Electronics Fabian Zentner, Univ. Ulm

Hybride Apps DPR und Android auf dem Xilinx ZYNQ. Endric Schubert, Missing Link Electronics Fabian Zentner, Univ. Ulm Hybride Apps DPR und Android auf dem Xilinx ZYNQ Endric Schubert, Missing Link Electronics Fabian Zentner, Univ. Ulm Konvergenz der Rechenplattformen Processing System Memory Interfaces 7 Series Programmable

Mehr

Vorlesungsprüfung aus. Digitales Design. 2. Juni 2015

Vorlesungsprüfung aus. Digitales Design. 2. Juni 2015 Vorlesungsprüfung aus igitales esign 2. Juni 25 ie Arbeitszeit beträgt,5 Stunden. Als Hilfsmittel sind ausnahmslos Schreibzeug, Lineal und (nicht programmierbarer) Taschenrechner erlaubt. Schreiben Sie

Mehr

Ich melde meinen Sohn / meine Tochter verbindlich für den!biku Osterferien-Intensivkurs 2016 in der Gruppe an:

Ich melde meinen Sohn / meine Tochter verbindlich für den!biku Osterferien-Intensivkurs 2016 in der Gruppe an: Osterferien-Intensivkurs 2016 in der Gruppe an: Osterferien-Intensivkurs 2016 in der Gruppe an: Osterferien-Intensivkurs 2016 in der Gruppe an: Osterferien-Intensivkurs 2016 in der Gruppe an: Osterferien-Intensivkurs

Mehr

Digitaltechnik II SS 2007

Digitaltechnik II SS 2007 Digitaltechnik II SS 27 6. Vorlesung Klaus Kasper Inhalt Asynchroner Zähler Synchroner Zähler Schaltungsanalyse Register Halbleiterspeicher Random Access Memory (RAM) SRAM DRAM Digitaltechnik 2 2 Frequenzteiler

Mehr

RS-Flip Flop, D-Flip Flop, J-K-Flip Flop, Zählschaltungen

RS-Flip Flop, D-Flip Flop, J-K-Flip Flop, Zählschaltungen Elektronik Praktikum / Digitaler Teil Name: Jens Wiechula, Philipp Fischer Leitung: Prof. Dr. U. Lynen Protokoll: Philipp Fischer Versuch: 3 Datum: 24.06.01 RS-Flip Flop, D-Flip Flop, J-K-Flip Flop, Zählschaltungen

Mehr

Elektronik und Digitaltechnik - Digital (EDT)

Elektronik und Digitaltechnik - Digital (EDT) Elektronik und Digitaltechnik - Digital (EDT) Schule: HTBLuVA St. Pölten Abteilung / Zweig: Elektronik / Technische Informatik Lehrperson: Dipl. Ing. Christian Crha Jahrgang: 2004 / 05 Klasse: 3AHELI 1

Mehr

Programmierbare Logik

Programmierbare Logik Programmierbare Logik Programmierung Input PLD Programmable Logic Device Output Liers - PEG-Vorlesung WS2000/2001 - Institut für Informatik - FU Berlin 1 /X X Grundgedanke Input Matrix Logikverknüpfung

Mehr

Eberle-Ersatzteilliste Spare parts

Eberle-Ersatzteilliste Spare parts Steuer- und Eberle-Ersatzteilliste Spare parts 040011131600 WU 400/15 VOLTAGE MONITOR UC20 040011660100 WU 400 VOLTAGE MONITOR UC65 26 040015140100 MRI 400 CURRENT MEASURING RELA 040022156400 DWN 400-22

Mehr

Lösungsvorschlag 1. Übung Technische Grundlagen der Informatik II Sommersemester 2009

Lösungsvorschlag 1. Übung Technische Grundlagen der Informatik II Sommersemester 2009 Fachgebiet Rechnerarchitektur Fachbereich Informatik Aufgabe 1.1: Verilog Lösungsvorschlag 1. Übung Technische Grundlagen der Informatik II Sommersemester 2009 a) Wie können Werte an Wire-Variablen zugewiesen

Mehr

Digital-Experimentiersystem Indigel

Digital-Experimentiersystem Indigel Digital-Experimentiersystem Indigel Jean-Daniel Pouget Walter Kuhn Institut für Informatik Uni asel Mittlere Straße 4 CH-456 asel 6. Januar 995 Zusammenfassung Das Experimentiersystem Indigel erlaubt es,

Mehr

Praktikum Digitaltechnik

Praktikum Digitaltechnik dig Datum : 1.06.2009 A) Vorbereitungsaufgaben 1) Was unterscheidet sequentielle und kombinatorische Schaltungen? Kombinatorische ~ Sequentielle ~ Ausgänge sind nur vom Zustand der Eingangsgrößen abhängig

Mehr

1,8V Flash and SRAM 28F3208W30

1,8V Flash and SRAM 28F3208W30 ,8V Flash and SRAM 28F328W3 Liers - PEG-Vorlesung WS2/2 - Institut für Informatik - FU Berlin 33,8V Flash and SRAM 28F328W3 BGA-Gehäuse Auf 7x9 mm Fläche 28MBit Flash und 8MBit SRAM Liers - PEG-Vorlesung

Mehr

19 Kombinatorische Standardschaltungen

19 Kombinatorische Standardschaltungen ochschule für Angewandte Wissenschaften amburg FACBEREIC EEKTROTECNIK 9 Kombinatorische Standardschaltungen Was sind kombinatorische Standardschaltungen? Größere und komplexere ogikschaltungen verwenden

Mehr

Getaktete Schaltungen

Getaktete Schaltungen Getaktete Schaltung DST SS23 - Flipflops und getaktete Schaltung P. Fischer, TI, Uni Mannheim, Seite Sequtielle Logik Zum Speichern des Zustands eines Systems sind Speicherelemte notwdig Abhängig vom Zustand

Mehr

V0~~ärts-RUckw~-Dezim~lef74190undCBit-Binllnatiler

V0~~ärts-RUckw~-Dezim~lef74190undCBit-Binllnatiler Inhalt Boolesche Algebra... 13 Mengenalgebra... 14 Festlegung und Darstellung von Mengen...15 Relationen zwischen Mengen...16 Gleichmächtige oder äquivalente Mengen... 17 Verknüpfungen von Mengen...19

Mehr

Simpl Windows Logiksymbole

Simpl Windows Logiksymbole Simpl Windows Logiksymbole Crestron Germany - 2011 2 / 19 Inhalt Inhalt... 2 1 Logiksymbole im Simpl Windows... 5 1.1 Analog Operations... 5 1.1.1 Analog Buffer... 5 1.1.2 Analog DivMod... 5 1.1.3 Analog

Mehr

3 Arithmetische Schaltungen

3 Arithmetische Schaltungen . Schaltungselemente Arithmetische Schaltungen. Schaltungselemente Logikgatter Treiber; gibt am Ausgang denselben Logikpegel aus, der auch am Eingang anliegt Inverter; gibt am Ausgang den Logikpegel des

Mehr

Radio Frequency Systems

Radio Frequency Systems Radio Frequency Systems by Manfred Thumm and Werner Wiesbeck Forschungszentrum Karlsruhe in der Helmholtz - Gemeinschaft Universität Karlsruhe (TH) Research University founded 1825 Receiver Forschungszentrum

Mehr

Wunschzettel, Rolm-MIL-SPEC-Computers Inventory/Wanted Items, Dr. Erik Baigar, Germany, V1.1, ,

Wunschzettel, Rolm-MIL-SPEC-Computers Inventory/Wanted Items, Dr. Erik Baigar, Germany,  V1.1, , V1.1 Wunschzettel, Rolm-MIL-SPEC-Computers Inventory/Wanted Items, Dr. Erik Baigar, Germany, www.baigar.de V1.1, 14.12.2016, erik@baigar.de Vorhanden und / In Stock and : Haben Will / Wanted Item: Teile

Mehr

auf differentiellen Leitungen

auf differentiellen Leitungen Eingebettete Taktübertragung auf differentiellen Leitungen Johannes Reichart Kleinheubacher Tagung Miltenberg, 28.09.2009 Institut für Prof. Elektrische Dr.-Ing. und Optische Manfred Nachrichtentechnik

Mehr

Stichwortverzeichnis. Gerd Wöstenkühler. Grundlagen der Digitaltechnik. Elementare Komponenten, Funktionen und Steuerungen ISBN:

Stichwortverzeichnis. Gerd Wöstenkühler. Grundlagen der Digitaltechnik. Elementare Komponenten, Funktionen und Steuerungen ISBN: Stichwortverzeichnis Gerd Wöstenkühler Grundlagen der Digitaltechnik Elementare Komponenten, Funktionen und Steuerungen ISBN: 978-3-446-42737-2 Weitere Informationen oder Bestellungen unter http://www.hanser.de/978-3-446-42737-2

Mehr

MATLAB driver for Spectrum boards

MATLAB driver for Spectrum boards MATLAB driver for Spectrum boards User Manual deutsch/english SPECTRUM SYSTEMENTWICKLUNG MICROELECTRONIC GMBH AHRENSFELDER WEG 13-17 22927 GROSSHANSDORF GERMANY TEL.: +49 (0)4102-6956-0 FAX: +49 (0)4102-6956-66

Mehr

Inhaltsverzeichnis. Inhaltsverzeichnis

Inhaltsverzeichnis. Inhaltsverzeichnis Inhaltsverzeichnis Hinweis: Inhalte, die weiterführend herausforderndere und schwierigere Themen aufgreifen, sind vorrangig für bereits erfahrene Leser bestimmt und können bei einer ersten Befassung durchweg

Mehr

Wintersemester 2001/2002. Hardwarepraktikum. Versuch 4: Sequentielle Systeme 1. - Toralf Zemlin - Swen Steinmann - Sebastian Neubert

Wintersemester 2001/2002. Hardwarepraktikum. Versuch 4: Sequentielle Systeme 1. - Toralf Zemlin - Swen Steinmann - Sebastian Neubert Hardwarepraktikum Wintersemester 2001/2002 Versuch 4: Sequentielle Systeme 1 - Toralf Zemlin - Swen Steinmann - Sebastian Neubert Aufgabenstellung: 2.1. Untersuchen Sie theoretisch und praktisch die Wirkungsweise

Mehr

Integrierte Schaltungen

Integrierte Schaltungen Integrierte Schaltungen Klassen von Chips: SSI (Small Scale Integrated) circuit: 1 bis 10 Gatter MSI (Medium Scale Integrated) circuit: 10 bis 100 Gatter LSI (Large Scale Integrated) circuit: 100 bis 100

Mehr

_Mechanische Bauelemente

_Mechanische Bauelemente _Mechanische Bauelemente Typ Anzahl Gehäuse Preis Summe Beschreibung Deutsch Eigenschaften: Mechanische Bauelemente: Reedrelais Meder SIL 5V/1A 39 SIL-4 1,00 39,00 Meder SIL05-1A72-71L 5V; 1 Schließer;

Mehr

Digitales Design. Motivation Grundlagen. A. Steininger / TU Wien

Digitales Design. Motivation Grundlagen. A. Steininger / TU Wien Digitales Design Motivation Grundlagen 1 Überblick Einordnung des Fachgebietes Ziele der LVA, Überblick Begriffsdefinitionen Kombinatorische Grundfunktionen Sequentielle Grundfunktionen Finite State Machines

Mehr

9 Flipflops (FF) Basis-FF. (Auffang-FF, Latch) praxis verstehen chancen erkennen zukunft gestalten 9-1

9 Flipflops (FF) Basis-FF. (Auffang-FF, Latch) praxis verstehen chancen erkennen zukunft gestalten 9-1 9 Flipflops (FF) Digitale chaltungen Unterteilung der Flipflops: Es gibt bistabile, monostabile und astabile Kippstufen. Bistabile FF s werden als Flipflops bezeichnet. FF s weisen zwei stabile Zustände

Mehr

Mikroprozessortechnik Grundlagen 1

Mikroprozessortechnik Grundlagen 1 Grundlagen - Grundbegriffe, Aufbau, Rechnerarchitekturen, Bus, Speicher - Maschinencode, Zahlendarstellung, Datentypen - ATMELmega28 Progammierung in C - Vergleich C und C++ - Anatomie eines µc-programmes

Mehr

CA/CEU Studio System. New! New! XDCA-55 CA for PMW- 320/350. XDCU-50 CEU ( Camera Extension Unit ) XDCA-53

CA/CEU Studio System. New! New! XDCA-55 CA for PMW- 320/350. XDCU-50 CEU ( Camera Extension Unit ) XDCA-53 CA/CEU Studio System New! Zwei versch. Adapter für PMW-320/ 350 & PMW-EX3 VCT-SP2BP (Schulterstütze) wird benötigt für den Anschluss an die PMW-EX3. Eine Camera Extension Unit für alle Kameras XAM EX Shoulder

Mehr

rot red braun brown rot red RS-8 rot red braun brown R S V~

rot red braun brown rot red RS-8 rot red braun brown R S V~ Kleiner Ring 9 /Germany Phone: 0049 4122 / 977 381 Fax: 0049 4122 / 977 382 Sample connections: Feedback module with integrated detection of occupied tracks for the RS-feedback bus (Lenz Digital plus)

Mehr

Speicher (1) zur Realisierung eines Rechnerspeichers benötigt man eine Materie mit physikalischen Eigenschaften, die

Speicher (1) zur Realisierung eines Rechnerspeichers benötigt man eine Materie mit physikalischen Eigenschaften, die Speicher (1) Definition: Speichern ist die kurz- oder langfristige Änderung einer oder mehrerer physikalischer Eigenschaften einer Materie durch ein externes Ereignis. zur Realisierung eines Rechnerspeichers

Mehr

Elektronische Morsetaste, CMOS-Ausführung

Elektronische Morsetaste, CMOS-Ausführung Elektronische Morsetaste, CMOS-Ausführung Claude L. Frantz (DJ0 OT) 9. Januar 2018 Abbildung 1: Die Taste in TTL Technologie, von vorn. Wie an dem einen Schalter zu erkennen ist, sind zwei Geschwindigkeitsbereiche

Mehr

Rechnernetze und Organisation

Rechnernetze und Organisation Arithmetic Logic Unit ALU Professor Dr. Johannes Horst Wolkerstorfer Cerjak, 9.2.25 RNO VO4_alu Übersicht Motivation ALU Addition Subtraktion De Morgan Shift Multiplikation Gleitkommazahlen Professor Dr.

Mehr

Einführung Microcontroller

Einführung Microcontroller 18. Januar 2011 Inhaltsverzeichnis 1 Einleitung 2 3 4 5 Was ist eigentlich ein Microcontroller? Microcontroller - Was ist das? Microcontroller enthalten: integrierte und gleichzeitig programmierbare Schaltungen,

Mehr

1 Digital vs. Analog. 2 Zahlendarstellungen und Codes. 1.1 Analog. 1.2 Digital. 1.3 Unterschied Analog zu Digital. 1.4 Von Analog zu Digital

1 Digital vs. Analog. 2 Zahlendarstellungen und Codes. 1.1 Analog. 1.2 Digital. 1.3 Unterschied Analog zu Digital. 1.4 Von Analog zu Digital Digitaltechnik DT1 - Zusammenfassung (v2.0 / Januar 2013) Seite 1 von 8 1 Digital vs. Analog 1.1 Analog Die reale Welt ist analog (z.b. Sinnesorgane) Die Analoge Verarbeitung stellt das Ergebnis einer

Mehr

Course DEVICES & CIRCUITS

Course DEVICES & CIRCUITS Course DEVICES & CIRCUITS Chapter: Semiconductor Memories Michael E. Auer Source of figures: Jaeger/Blalock: Microelectronic Circuit Design, McGraw-Hill Course Content Introduction and Milestones in Microelectronics

Mehr

Franzis Ingenieur-Elektronik. Jan Hendrik Jansen. Anwendung digitaler Bausteine. Beispiele komplexer Teilschaltungen aus digitalen Bausteinen

Franzis Ingenieur-Elektronik. Jan Hendrik Jansen. Anwendung digitaler Bausteine. Beispiele komplexer Teilschaltungen aus digitalen Bausteinen Franzis Ingenieur-Elektronik Jan Hendrik Jansen Anwendung digitaler Bausteine Beispiele komplexer Teilschaltungen aus digitalen Bausteinen Mit 258 Abbildungen Franzis 1 Verdrahtungstechniken und Verbindungssysteme

Mehr

Released energy meters for PIKO IQ / PLENTICORE plus

Released energy meters for PIKO IQ / PLENTICORE plus Released energy meters for PIKO IQ / PLETICORE plus Version: 03/2018 / Released energy meters Inverter B+G E-Tech GmbH SDM630-Modbus TQ-System GmbH B-control EM 300 LR 1 The energy meter can be used instead

Mehr

Praktikum Grundlagen der Elektronik

Praktikum Grundlagen der Elektronik Praktikum Grundlagen der Elektronik Versuch EP 7 Digitale Grundschaltungen Institut für Festkörperelektronik Kirchhoff - Bau K1084 Die Versuchsanleitung umfasst 7 Seiten Stand 2006 Versuchsziele: Festigung

Mehr

5. Schaltwerke und Speicherelemente S Q

5. Schaltwerke und Speicherelemente S Q 5. chaltwerke und peicherelemente T chaltwerke Takt, peicherelemente, Flip-Flops Verwendung von Flip-Flops peicherzellen, egister Kodierer, peicher 72 chaltwerke vs. chaltkreise chaltkreise bestehen aus

Mehr

Cswitch Seminar. HWS 08 Von Andreas Peters. Cswitch Seminar, Andreas Peters

Cswitch Seminar. HWS 08 Von Andreas Peters. Cswitch Seminar, Andreas Peters Cswitch Seminar Von Andreas Peters 1 Gliederung Einführung Daten / Anwendungsgebiete Aufbau: Kommunikationsstruktur Vier Tiles Sonstige Features Kleine Zusammenfassung 2 Einführung Was ist Cswitch? 3 Exceeding

Mehr

Eingebettete Taktübertragung auf Speicherbussen

Eingebettete Taktübertragung auf Speicherbussen Eingebettete Taktübertragung auf Speicherbussen Johannes Reichart Workshop Hochgeschwindigkeitsschnittstellen Stuttgart, 07.11.2008 Unterstützt durch: Qimonda AG, München Institut für Prof. Elektrische

Mehr

Protokoll zum Praktikum des Moduls Technische Informatik an der JLU Gießen

Protokoll zum Praktikum des Moduls Technische Informatik an der JLU Gießen Protokoll zum Praktikum des Moduls Technische Informatik an der JLU Gießen Technische Informatik Versuch 2 Julian Bergmann, Dennis Getzkow 8. Juni 203 Versuch 2 Einführung Im Versuch 2 sollte sich mit

Mehr

EtherNet/IP Topology and Engineering MPx06/07/08VRS

EtherNet/IP Topology and Engineering MPx06/07/08VRS EtherNet/IP Topology and Engineering MPx06/07/08VRS 3 1. Engineering via free EtherNet/IPTM-Port of a device on Bus from MPx07V10 2. Engineering via optional Industrial-Ethernet-Switch 3. Engineering via

Mehr

Labor Grundlagen der Elektrotechnik

Labor Grundlagen der Elektrotechnik Gruppe: S4 Versuch I2-5 Hendrik Schwarz, Edgar Nanninga 19.10.2000 1/ 8 Digitale integrierte Schaltungen 1.0 Aufgaben zur Vorbereitung 1.1 0 0 0 0 1 1 1 0 1 1 1 0 Funktionstabelle 1.2 Inverter SN7404 Pegel

Mehr

FPGA Systementwurf. Rosbeh Etemadi. Paderborn University. 29. Mai 2007

FPGA Systementwurf. Rosbeh Etemadi. Paderborn University. 29. Mai 2007 Paderborn Center for Parallel l Computing Paderborn University 29. Mai 2007 Übersicht 1. FPGAs 2. Entwicklungssprache VHDL 3. Matlab/Simulink 4. Entwicklungssprache Handel-C 5. Fazit Übersicht FPGAs 1.

Mehr

Outline Schieberegister Multiplexer Zähler Addierer. Rechenschaltungen. Marc Reichenbach und Michael Schmidt

Outline Schieberegister Multiplexer Zähler Addierer. Rechenschaltungen. Marc Reichenbach und Michael Schmidt Rechenschaltungen Marc Reichenbach und Michael Schmidt Informatik 3 / Rechnerarchitektur Universität Erlangen Nürnberg 05/11 1 / 22 Gliederung Schieberegister Multiplexer Zähler Addierer 2 / 22 Schieberegister

Mehr

Klausuraufgaben: Flip-Flops

Klausuraufgaben: Flip-Flops Klausuraufgaben: Flip-Flops - Seite 1 Klausuraufgaben: Flip-Flops (1.) Nennen Sie 3 verschiedene Flip-Flops. (2.) Was bezeichnet man bei RS-Flip-Flop als den verbotenen Zustand? (3.) Zeichnen Sie ein RS

Mehr

Grundlagen der Technischen Informatik

Grundlagen der Technischen Informatik Universität Duisburg-Essen PRAKTIKUM Grundlagen der Technischen Informatik VERSUCH 2 Schaltungssimulation und Schaltungsanalyse Name: Vorname: Betreuer: Matrikelnummer: Gruppennummer: Datum: Vor Beginn

Mehr

Einfache Schaltungsblöcke

Einfache Schaltungsblöcke Einfache chaltungsblöcke Gesteuerte Inverter, Transmission Gates, Multiplexer, ecoder, ddierer T 23 - Flipflops und getaktete chaltungen P. Fischer, TI, Uni Mannheim, eite Gesteuerter Inverter en einfachen

Mehr

Schaltwerke Schaltwerk

Schaltwerke Schaltwerk Schaltwerke Bisher habe wir uns nur mit Schaltnetzen befasst, also Schaltungen aus Gattern, die die Ausgaben als eine Funktion der Eingaben unmittelbar (durch Schaltvorgänge) berechnen. Diese Schaltnetze

Mehr

Übung RA, Kapitel 1.2

Übung RA, Kapitel 1.2 Übung RA, Kapitel 1.2 Teil 1: Zahlen und Logik A) Aufgaben zu den ganzen Zahlen 1. Konvertieren Sie die folgenden Zahlen in die Binärform: 1984 Immer durch 2 teilen, der Rest ergibt das Bit. Jeweils mit

Mehr

Aufgabe 3.1 Schaltalgebra - Schaltnetze

Aufgabe 3.1 Schaltalgebra - Schaltnetze Aufgabe 3.1 Schaltalgebra - Schaltnetze Zeichnen Sie die folgenden Funktionen als Zusammenschaltung von AND-, OR- und Invertergattern: a) b) F = X ( Y Z) F = EN ( X Y) ( Y Z) zur Lösung 3.1 Aufgabe 3.2

Mehr

Flip Flops allgemein - Digitale Signalspeicher

Flip Flops allgemein - Digitale Signalspeicher INFORMATION: Flip Flops allgemein - Digitale Signalspeicher Jede elektronische Schaltung, die zwei stabile elektrische Zustände hat und durch entsprechende Eingangssignale von einem Zustand in einen anderen

Mehr

A.3. A.3 Spezielle Schaltnetze. 2002 Prof. Dr. Rainer Manthey Informatik II 1

A.3. A.3 Spezielle Schaltnetze. 2002 Prof. Dr. Rainer Manthey Informatik II 1 Spezielle Schaltnetze Spezielle Schaltnetze 22 Prof. Dr. Rainer Manthey Informatik II Übersicht in diesem Abschnitt: : Vorstellung einiger wichtiger Bausteine vieler elektronischer Schaltungen, die sich

Mehr

Einspeisemanagement nach 6 EEG. Technische Einrichtung zur ferngesteuerten Reduzierung der Einspeiseleistung

Einspeisemanagement nach 6 EEG. Technische Einrichtung zur ferngesteuerten Reduzierung der Einspeiseleistung Einspeisemanagement nach 6 EEG Technische Einrichtung zur ferngesteuerten Reduzierung der Einspeiseleistung Rechtliche Grundlage 6 Technische und betriebliche Vorgaben Anlagenbetreiberinnen und -betreiber

Mehr

Beschreibungsmöglichkeiten in Verilog

Beschreibungsmöglichkeiten in Verilog Fachgebiet Rechnerarchitektur Fachbereich Informatik Prof. Dr. R. Hoffmann 4/2005, 4/2007 Beschreibungsmöglichkeiten in Verilog Inhalt 1 Grundsätzliche Möglichkeiten 1.1 Strukturbeschreibung (Structural

Mehr

Digitaltechnik 2. Roland Schäfer. Grundschaltungen der Digitaltechnik. BFH-TI-Biel/Bienne. (Version v1.1d)

Digitaltechnik 2. Roland Schäfer. Grundschaltungen der Digitaltechnik. BFH-TI-Biel/Bienne. (Version v1.1d) Digialechnik 2 Grundschalungen der Digialechnik BFH-I-Biel/Bienne (Version v.d) oland Schäfer Inhalsverzeichnis Kombinaorische Schalungen. Muliplexer/Demuliplexer................... Muliplexer (Muliplexers).............

Mehr

Risiko Datensicherheit End-to-End-Verschlüsselung von Anwendungsdaten. Peter Kirchner Microsoft Deutschland GmbH

Risiko Datensicherheit End-to-End-Verschlüsselung von Anwendungsdaten. Peter Kirchner Microsoft Deutschland GmbH Risiko Datensicherheit End-to-End-Verschlüsselung von Anwendungsdaten Peter Kirchner Microsoft Deutschland GmbH RISIKO Datensicherheit NSBNKPDA kennt alle ihre Geheimnisse! Unterschleißheim Jüngste Studien

Mehr

Technische Grundlagen der Informatik

Technische Grundlagen der Informatik Technische Grundlagen der Informatik WS 2008/2009 13. Vorlesung Klaus Kasper WS 2008/2009 Technische Grundlagen der Informatik 1 Wiederholung Register Multiplexer Demultiplexer Halbleiterspeicher Statisches

Mehr

Speicherung digitaler Signale

Speicherung digitaler Signale Speicherung digitaler Signale von Fabian K. Grundlagen Flipflops Bisher: Schaltungen ohne Speichermöglichkeit Jetzt: Speichermöglichkeit durch Flipflops Flipflops Grundlagen Flipflops Was sind Flipflops?

Mehr

Tietze, Schenk: Halbleiterschaltungstechnik (Kap. 10) Keller / Paul: Hardwaredesign (Kap. 5) L. Borucki: Digitaltechnik (Kap.

Tietze, Schenk: Halbleiterschaltungstechnik (Kap. 10) Keller / Paul: Hardwaredesign (Kap. 5) L. Borucki: Digitaltechnik (Kap. 6 Versuch Nr. 5 6.1 Anmerkungen zum Versuch Nr. 5 In den bisherigen Versuchen haben Sie sich mit kombinatorischen Schaltkreisen beschäftigt, in denen die Ausgänge bisher nicht auf die Eingänge zurückgeführt

Mehr

1 Bits und Bytes, Rechnerarchitektur

1 Bits und Bytes, Rechnerarchitektur Ergänzungsfach Informatik Bits & Bytes, Rechnerarchitektur Ivo Blöchliger und Patrick Kuntschnik 1 Bits und Bytes, Rechnerarchitektur Dieses Kapitel soll die nötigen Einsichten und Konzepte liefern, damit

Mehr

Inhalt Anwendungsbeispiel für eine ODER- Funktion Einleitung... 9

Inhalt Anwendungsbeispiel für eine ODER- Funktion Einleitung... 9 Inhalt Einleitung............................. 9 Kurze Einführung in die Grundlagen der digitalen Elektronik........................ 10 1.1 Was versteht man unter analog und was unter digital?.... 10 1.2

Mehr

Schaltungen Jörg Roth 197

Schaltungen Jörg Roth 197 Schaltungen Jörg Roth 197 2.2.2 Flipflops Flipsflops sind einfache rückgekoppelte Schaltungen, die jeweils ein einzelnes Bit speichern können. Es gibt verschiedene Typen, die sich im "Komfort" der Ansteuerung

Mehr